首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--总线、通道论文

SpaceWire总线同步与容错技术研究

摘要第5-6页
ABSTRACT第6页
缩略语对照表第10-13页
第一章 绪论第13-21页
    1.1 课题背景及研究意义第13-17页
        1.1.1 SpaceWire与其他总线对比第13-15页
        1.1.2 SpaceWire标准制定第15-16页
        1.1.3 SpaceWire国内外实际应用第16-17页
    1.2 国内外研究情况第17-19页
        1.2.1 国外研究情况第17-19页
        1.2.2 国内研究情况第19页
    1.3 本文研究工作及内容安排第19-21页
第二章 SpaceWire总线协议概述第21-37页
    2.1 物理层第21-22页
    2.2 信号层第22-23页
    2.3 字符层第23-25页
    2.4 交换层第25-29页
        2.4.1 链路初始化第26-28页
        2.4.2 链路的流量控制第28-29页
        2.4.3 错误检测及恢复第29页
    2.5 数据包层第29-30页
    2.6 网络层第30-37页
        2.6.1 SpaceWire网络结构第30-31页
        2.6.2 路由机制分析第31-33页
        2.6.3 数据包寻址第33-35页
        2.6.4 网络层容错第35-37页
第三章 SpaceWire总线同步与时间码第37-43页
    3.1 时间码介绍第37-38页
        3.1.1 时间码的基本概念第37页
        3.1.2 时间码接口第37页
        3.1.3 时间计数器第37-38页
        3.1.4 主时间节点第38页
    3.2 时间码的工作机制第38-40页
        3.2.1 时间码通过节点和路由器第38-39页
        3.2.2 时间码在网络中的传输机制第39页
        3.2.3 时间码丢失问题第39-40页
    3.3 系统同步与时间码第40-41页
    3.4 时间码的应用第41-43页
第四章 SpaceWire时间码功能实现及仿真第43-61页
    4.1 SpaceWire接口单元设计第43-57页
        4.1.1 总体设计框图第43-44页
        4.1.2 发送器第44-48页
        4.1.3 接收器第48-51页
        4.1.4 状态控制模块第51-54页
        4.1.5 定时器模块第54-55页
        4.1.6 发送和接收FIFO模块第55页
        4.1.7 时间码模块第55-57页
    4.2 时间码模块功能的仿真第57-58页
    4.3 系统中时间同步仿真第58-61页
第五章 SpaceWire可靠性研究第61-67页
    5.1 SpaceWire协议容错第61-62页
    5.2 冗余容错技术分析第62-63页
    5.3 系统拓扑结构设计第63-64页
    5.4 冗余链路功能仿真与分析第64-67页
结束语第67-69页
参考文献第69-71页
致谢第71-73页
作者简介第73-74页

论文共74页,点击 下载论文
上一篇:基于马克思所有制理论的农村土地流转问题
下一篇:毛泽东实践观研究