PCI-E总线高速数据采集卡的研制
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-9页 |
目录 | 第9-15页 |
1 引言 | 第15-19页 |
·课题背景及研究意义 | 第15-16页 |
·PCI-E总线介绍 | 第16-18页 |
·PCI-E总线的发展 | 第16-17页 |
·PCI-E总线技术优势 | 第17-18页 |
·论文结构及内容安排 | 第18-19页 |
2 采集卡总体方案设计 | 第19-31页 |
·夹层卡方案设计 | 第19-20页 |
·PCI-E模块方案设计 | 第20-21页 |
·FPGA控制模块方案设计 | 第21-25页 |
·FPGA芯片选型 | 第22-24页 |
·FPGA配置方案设计 | 第24-25页 |
·板上存储方案设计 | 第25-27页 |
·板上电源方案设计 | 第27-30页 |
·本章小结 | 第30-31页 |
3 采集卡原理图设计 | 第31-47页 |
·采集卡总体电路连接设计 | 第31-32页 |
·FPGA配置电路设计 | 第32-38页 |
·AS配置电路设计 | 第32-34页 |
·JTAG配置电路设计 | 第34-38页 |
·PCI-E接口电路设计 | 第38-40页 |
·电源选择电路设计 | 第40-42页 |
·DDR3电路设计 | 第42-44页 |
·时钟电路设计 | 第44-45页 |
·LED指示电路设计 | 第45-46页 |
·本章小结 | 第46-47页 |
4 采集卡PCB设计 | 第47-91页 |
·PCB设计方法 | 第47-49页 |
·传统PCB设计方法 | 第47-48页 |
·高速PCB设计方法 | 第48-49页 |
·前仿真与后仿真 | 第49-50页 |
·信号完整性问题概述 | 第50-52页 |
·信号反射基础 | 第52-55页 |
·反射形成机理 | 第52-53页 |
·匹配阻抗的端接 | 第53-55页 |
·信号串扰基础 | 第55-59页 |
·串扰形成机理 | 第55-58页 |
·减小串扰的措施 | 第58-59页 |
·采集卡分层 | 第59-60页 |
·采集卡布局 | 第60-63页 |
·采集卡信号完整性仿真 | 第63-82页 |
·仿真前的准备 | 第63-64页 |
·DDR3单端信号反射仿真 | 第64-69页 |
·DDR3差分信号反射仿真 | 第69-75页 |
·采集卡串扰仿真 | 第75-82页 |
·采集卡布线 | 第82-89页 |
·布线应遵循的原则 | 第83-85页 |
·蛇形走线的布线方式 | 第85-86页 |
·电源与地的布线方式 | 第86-89页 |
·本章小结 | 第89-91页 |
5 采集卡调试 | 第91-95页 |
·采集卡电源测试 | 第91-92页 |
·FPGA测试 | 第92-94页 |
·本章小结 | 第94-95页 |
6 总结与展望 | 第95-97页 |
·论文总结 | 第95页 |
·研究展望 | 第95-97页 |
参考文献 | 第97-99页 |
附录A | 第99-101页 |
附录B | 第101-103页 |
作者简历 | 第103-107页 |
学位论文数据集 | 第107页 |