首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高速流水线A/D转换器的采样保持电路设计研究

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-9页
   ·研究目的及意义第7页
   ·国内外研究现状第7-8页
   ·论文研究工作及结构安排第8-9页
第二章 流水线 ADC 概述第9-19页
   ·ADC 的参数定义第9-14页
     ·静态特性参数第9-12页
     ·动态特性参数第12-14页
   ·高速 ADC 的结构第14-17页
     ·全并行(Flash)ADC第14-15页
     ·两步式(Two-step)ADC第15页
     ·内插式(Interpolating )ADC第15-16页
     ·折叠式(Folding)ADC第16页
     ·流水线(Pipeline )ADC第16-17页
   ·几种高速 ADC 的性能比较第17-18页
   ·本章小结第18-19页
第三章 采样保持电路的理论分析第19-39页
   ·采样保持电路基础第19-22页
     ·采样定理第19-22页
     ·采样保持电路性能指标第22页
   ·采样保持电路的结构第22-26页
     ·开环结构第22-23页
     ·闭环结构第23-24页
     ·开关电容结构第24-26页
   ·采样保持电路的采样模式分析第26-35页
     ·沟道电荷注入效应第28-30页
     ·KT/C 噪声第30页
     ·开关电阻的非线性第30-32页
     ·与输入信号电平相关的关断时刻第32-33页
     ·开关时钟馈通效应第33-34页
     ·采样时钟的抖动第34-35页
   ·采样保持电路的保持模式分析第35-37页
     ·静态误差第35-36页
     ·动态误差第36-37页
     ·运算放大器的噪声第37页
   ·本章小结第37-39页
第四章 全差分运算放大器概述第39-47页
   ·简单的单级全差分运算放大器第39页
   ·套筒式共源共栅运算放大器第39-41页
   ·折叠式共源共栅运算放大器第41-43页
   ·增益增强型运算放大器第43-44页
   ·两级运算放大器第44-45页
   ·本章小结第45-47页
第五章 采样保持电路的设计与实现第47-69页
   ·采样保持电路的整体设计第47-52页
     ·采样电容大小的计算第47-51页
     ·运放增益、单位增益带宽以及转换速率的确定第51-52页
     ·开关电阻的确定第52页
   ·采样保持电路各单元的设计第52-60页
     ·运放的设计第52-58页
     ·采样开关的设计第58-60页
     ·时钟电路第60页
   ·采样保持电路的仿真第60-67页
     ·运放的仿真第60-63页
     ·开关的仿真第63-65页
     ·时钟电路的仿真第65-66页
     ·采样保持电路整体仿真第66-67页
   ·本章小结第67-69页
第六章 总结与展望第69-71页
致谢第71-73页
参考文献第73-77页
科研情况第77-78页

论文共78页,点击 下载论文
上一篇:多核并行网络处理器物理设计关键技术研究
下一篇:多核网络处理器软硬件协同验证关键技术研究