高速流水线A/D转换器的采样保持电路设计研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·研究目的及意义 | 第7页 |
·国内外研究现状 | 第7-8页 |
·论文研究工作及结构安排 | 第8-9页 |
第二章 流水线 ADC 概述 | 第9-19页 |
·ADC 的参数定义 | 第9-14页 |
·静态特性参数 | 第9-12页 |
·动态特性参数 | 第12-14页 |
·高速 ADC 的结构 | 第14-17页 |
·全并行(Flash)ADC | 第14-15页 |
·两步式(Two-step)ADC | 第15页 |
·内插式(Interpolating )ADC | 第15-16页 |
·折叠式(Folding)ADC | 第16页 |
·流水线(Pipeline )ADC | 第16-17页 |
·几种高速 ADC 的性能比较 | 第17-18页 |
·本章小结 | 第18-19页 |
第三章 采样保持电路的理论分析 | 第19-39页 |
·采样保持电路基础 | 第19-22页 |
·采样定理 | 第19-22页 |
·采样保持电路性能指标 | 第22页 |
·采样保持电路的结构 | 第22-26页 |
·开环结构 | 第22-23页 |
·闭环结构 | 第23-24页 |
·开关电容结构 | 第24-26页 |
·采样保持电路的采样模式分析 | 第26-35页 |
·沟道电荷注入效应 | 第28-30页 |
·KT/C 噪声 | 第30页 |
·开关电阻的非线性 | 第30-32页 |
·与输入信号电平相关的关断时刻 | 第32-33页 |
·开关时钟馈通效应 | 第33-34页 |
·采样时钟的抖动 | 第34-35页 |
·采样保持电路的保持模式分析 | 第35-37页 |
·静态误差 | 第35-36页 |
·动态误差 | 第36-37页 |
·运算放大器的噪声 | 第37页 |
·本章小结 | 第37-39页 |
第四章 全差分运算放大器概述 | 第39-47页 |
·简单的单级全差分运算放大器 | 第39页 |
·套筒式共源共栅运算放大器 | 第39-41页 |
·折叠式共源共栅运算放大器 | 第41-43页 |
·增益增强型运算放大器 | 第43-44页 |
·两级运算放大器 | 第44-45页 |
·本章小结 | 第45-47页 |
第五章 采样保持电路的设计与实现 | 第47-69页 |
·采样保持电路的整体设计 | 第47-52页 |
·采样电容大小的计算 | 第47-51页 |
·运放增益、单位增益带宽以及转换速率的确定 | 第51-52页 |
·开关电阻的确定 | 第52页 |
·采样保持电路各单元的设计 | 第52-60页 |
·运放的设计 | 第52-58页 |
·采样开关的设计 | 第58-60页 |
·时钟电路 | 第60页 |
·采样保持电路的仿真 | 第60-67页 |
·运放的仿真 | 第60-63页 |
·开关的仿真 | 第63-65页 |
·时钟电路的仿真 | 第65-66页 |
·采样保持电路整体仿真 | 第66-67页 |
·本章小结 | 第67-69页 |
第六章 总结与展望 | 第69-71页 |
致谢 | 第71-73页 |
参考文献 | 第73-77页 |
科研情况 | 第77-78页 |