手机基带芯片的低功耗研究与设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·低功耗技术的研究意义 | 第7-8页 |
| ·论文研究背景 | 第8-9页 |
| ·论文工作与章节安排 | 第9-11页 |
| 第二章 低功耗策略的提出 | 第11-19页 |
| ·CMOS 电路的功耗构成 | 第11-12页 |
| ·动态功耗 | 第11页 |
| ·静态功耗 | 第11-12页 |
| ·低功耗设计方法 | 第12-14页 |
| ·提出策略的基础 | 第14-16页 |
| ·基于日常生活 | 第14-15页 |
| ·基于通信协议 | 第15-16页 |
| ·策略描述 | 第16-17页 |
| ·小结 | 第17-19页 |
| 第三章 低功耗策略的实现 | 第19-49页 |
| ·基带芯片的架构 | 第19-21页 |
| ·典型 ARM SoC 体系 | 第19-20页 |
| ·基带芯片架构 | 第20-21页 |
| ·系统状态机 | 第21-26页 |
| ·系统状态机的设计 | 第21-23页 |
| ·进入休眠模式流程 | 第23-26页 |
| ·策略的实现方法 | 第26-32页 |
| ·时钟关断 | 第26-28页 |
| ·门控时钟技术 | 第26-27页 |
| ·VCXO 关断控制 | 第27-28页 |
| ·供电动态关断 | 第28-32页 |
| ·休眠定时器设计与分析 | 第32-47页 |
| ·休眠定时器的设计要求 | 第32-34页 |
| ·休眠定时器的设计实现 | 第34-37页 |
| ·休眠定时器的硬件校准 | 第37-41页 |
| ·校准原因 | 第37-40页 |
| ·校准原理 | 第40页 |
| ·校准实现 | 第40-41页 |
| ·休眠定时器的误差分析 | 第41-47页 |
| ·算法误差 | 第41-42页 |
| ·设计误差 | 第42-44页 |
| ·校准误差 | 第44-47页 |
| ·小结 | 第47-49页 |
| 第四章 功耗测试与仿真结果 | 第49-57页 |
| ·测试结果 | 第49-50页 |
| ·仿真结果 | 第50-56页 |
| ·硬件校准仿真结果 | 第50-52页 |
| ·休眠定时器提前终止模式仿真结果 | 第52-53页 |
| ·休眠定时器正常模式仿真结果 | 第53-54页 |
| ·电源管理仿真结果 | 第54-56页 |
| ·小结 | 第56-57页 |
| 第五章 总结与展望 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-63页 |
| 发表论文 | 第63-64页 |