| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 符号说明 | 第8-9页 |
| 第一章 绪论 | 第9-12页 |
| ·频率合成器应用背景 | 第9页 |
| ·现有技术及特点 | 第9-10页 |
| ·新型基于Δ-Σ鉴频器的数字频率合成器的技术特长 | 第10-12页 |
| 第二章 Δ-Σ调制的基本原理 | 第12-16页 |
| ·Δ-Σ调制基本理论 | 第12-14页 |
| ·一阶调制的实现和技术特点 | 第12-13页 |
| ·高阶调制的实现和技术特点及稳定性问题 | 第13-14页 |
| ·Δ-Σ调制在数模和模数转换器中的应用 | 第14-16页 |
| 第三章 频率合成器概述 | 第16-25页 |
| ·频率合成器功能极其指标 | 第16页 |
| ·频率合成器分类 | 第16-18页 |
| ·模拟频率合成器 | 第16-17页 |
| ·数字频率合成器 | 第17-18页 |
| ·锁相式频率合成技术 | 第18-25页 |
| ·整数型原理及其技术特点 | 第19-20页 |
| ·分数型原理及其技术特点 | 第20-22页 |
| ·克服分数杂波的技术途径和特点 | 第22-24页 |
| ·传统锁相技术在整体结构上的弱点 | 第24-25页 |
| 第四章 新型基于Δ-Σ鉴频器的数字频率合成器介绍 | 第25-35页 |
| ·Δ-Σ鉴频器的构成及工作原理 | 第25-28页 |
| ·直接以Δ-Σ鉴频器作为频率/数字转换器所构成的数字频率合成器的严重缺陷 | 第28页 |
| ·基于相位比较跟踪法的数字补偿技术应用于合成器的工作原理 | 第28-32页 |
| ·基于Δ-Σ调制技术的数字分数频率合成器的整体结构和优点 | 第32-35页 |
| ·分数杂波抑制度高 | 第33页 |
| ·噪声指标好 | 第33-34页 |
| ·易于添加附加功能 | 第34-35页 |
| 第五章 基于Δ-Σ调制技术的数字分数频率合成器的FPGA实现和性能测试 | 第35-48页 |
| ·工具介绍 | 第35-40页 |
| ·MATLAB | 第35-36页 |
| ·Quartus Ⅱ | 第36-38页 |
| ·FPGA | 第38-40页 |
| ·用FPGA实现本系统 | 第40-43页 |
| ·数字部分的设计实现 | 第40-41页 |
| ·外围模拟电路的设计实现 | 第41-43页 |
| ·性能测试 | 第43-48页 |
| ·分数噪声 | 第43-44页 |
| ·入锁时间 | 第44-47页 |
| ·频率范围 | 第47-48页 |
| 第六章 结束语 | 第48-50页 |
| ·论文工作总结 | 第48页 |
| ·问题与展望 | 第48-50页 |
| 参考文献 | 第50-51页 |
| 致谢 | 第51-52页 |
| 攻读学位期间发表的学术论文 | 第52页 |