首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

基于△-∑调制技术的数字分数频率合成器的研究

摘要第1-5页
Abstract第5-8页
符号说明第8-9页
第一章 绪论第9-12页
   ·频率合成器应用背景第9页
   ·现有技术及特点第9-10页
   ·新型基于Δ-Σ鉴频器的数字频率合成器的技术特长第10-12页
第二章 Δ-Σ调制的基本原理第12-16页
   ·Δ-Σ调制基本理论第12-14页
     ·一阶调制的实现和技术特点第12-13页
     ·高阶调制的实现和技术特点及稳定性问题第13-14页
   ·Δ-Σ调制在数模和模数转换器中的应用第14-16页
第三章 频率合成器概述第16-25页
   ·频率合成器功能极其指标第16页
   ·频率合成器分类第16-18页
     ·模拟频率合成器第16-17页
     ·数字频率合成器第17-18页
   ·锁相式频率合成技术第18-25页
     ·整数型原理及其技术特点第19-20页
     ·分数型原理及其技术特点第20-22页
     ·克服分数杂波的技术途径和特点第22-24页
     ·传统锁相技术在整体结构上的弱点第24-25页
第四章 新型基于Δ-Σ鉴频器的数字频率合成器介绍第25-35页
   ·Δ-Σ鉴频器的构成及工作原理第25-28页
   ·直接以Δ-Σ鉴频器作为频率/数字转换器所构成的数字频率合成器的严重缺陷第28页
   ·基于相位比较跟踪法的数字补偿技术应用于合成器的工作原理第28-32页
   ·基于Δ-Σ调制技术的数字分数频率合成器的整体结构和优点第32-35页
     ·分数杂波抑制度高第33页
     ·噪声指标好第33-34页
     ·易于添加附加功能第34-35页
第五章 基于Δ-Σ调制技术的数字分数频率合成器的FPGA实现和性能测试第35-48页
   ·工具介绍第35-40页
     ·MATLAB第35-36页
     ·Quartus Ⅱ第36-38页
     ·FPGA第38-40页
   ·用FPGA实现本系统第40-43页
     ·数字部分的设计实现第40-41页
     ·外围模拟电路的设计实现第41-43页
   ·性能测试第43-48页
     ·分数噪声第43-44页
     ·入锁时间第44-47页
     ·频率范围第47-48页
第六章 结束语第48-50页
   ·论文工作总结第48页
   ·问题与展望第48-50页
参考文献第50-51页
致谢第51-52页
攻读学位期间发表的学术论文第52页

论文共52页,点击 下载论文
上一篇:Gbps无线传输系统硬件平台中A/D子系统的研究和实现
下一篇:基于梳状滤波的超窄带传输系统的研究