T-MPLS中TDM承载和分组交换技术的研究与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-18页 |
| ·传送技术发展历程 | 第10-11页 |
| ·T-MPLS技术简介 | 第11-12页 |
| ·T-MPLS技术特点 | 第11-12页 |
| ·T-MPLS体系架构 | 第12页 |
| ·T-MPLS研究现状 | 第12-17页 |
| ·T-MPLS标准化情况 | 第12-13页 |
| ·T-MPLS现有水平 | 第13-17页 |
| ·本论文的主要工作 | 第17-18页 |
| 第二章 实现平台及开发工具介绍 | 第18-24页 |
| ·开发平台选择 | 第18-20页 |
| ·Virtex-ii Pro概述 | 第20-22页 |
| ·FPGA设计工具ISE概述 | 第22页 |
| ·PCB制版工具Protel Dxp概述 | 第22-24页 |
| 第三章 T-MPLS硬件仿真平台简介 | 第24-31页 |
| ·需求分析 | 第24-25页 |
| ·预期目标 | 第25页 |
| ·平台整体架构 | 第25-26页 |
| ·节点功能架构 | 第26-29页 |
| ·管理单元 | 第27页 |
| ·控制单元 | 第27-28页 |
| ·分组交换转发单元 | 第28-29页 |
| ·传输接口 | 第29页 |
| ·业务适配 | 第29页 |
| ·传送平面架构 | 第29-30页 |
| ·小结 | 第30-31页 |
| 第四章 实验平台TDM承载模块的设计及实现 | 第31-59页 |
| ·TDM接口简介 | 第31-33页 |
| ·TDMoT-MPLS主要技术及性能指标 | 第33-39页 |
| ·分组(封装) | 第33页 |
| ·时延(帧时延) | 第33页 |
| ·帧抖动(时延变化) | 第33-34页 |
| ·丢包和错序 | 第34页 |
| ·时钟恢复与同步 | 第34-36页 |
| ·丢包掩蔽算法(PLC) | 第36-39页 |
| ·TDMoT-MPLS模块划分 | 第39-40页 |
| ·接口板设计 | 第40-42页 |
| ·电路原理图 | 第40-42页 |
| ·选用芯片介绍 | 第42页 |
| ·FPGA输入接口E1时钟的提取 | 第42-44页 |
| ·设计思路 | 第42-43页 |
| ·仿真结果 | 第43-44页 |
| ·RTL图 | 第44页 |
| ·HDB3编译码 | 第44-49页 |
| ·编译码设计思路 | 第45-47页 |
| ·仿真结果 | 第47-48页 |
| ·RTL图 | 第48-49页 |
| ·FPGA输出接口自适应时钟恢复 | 第49-56页 |
| ·环路滤波器的设计 | 第50-53页 |
| ·数控振荡器DCO的设计实现 | 第53-54页 |
| ·时钟恢复部分总体仿真结果 | 第54-55页 |
| ·RTL图 | 第55-56页 |
| ·TDM承载模块RTL图 | 第56页 |
| ·实际测试结果 | 第56-58页 |
| ·小结 | 第58-59页 |
| 第五章 实验平台分组转发模块的设计及实现 | 第59-75页 |
| ·分组转发模块工作原理 | 第59-60页 |
| ·分组转发模块的FPGA实现 | 第60-68页 |
| ·发送模块的设计实现 | 第62-65页 |
| ·接收模块的设计实现 | 第65-68页 |
| ·分组转发模块与管理层接口设计 | 第68-70页 |
| ·分组交换模块RTL | 第70页 |
| ·测试 | 第70-74页 |
| ·建路拆路 | 第71-72页 |
| ·保护倒换测试 | 第72-73页 |
| ·多业务测试 | 第73-74页 |
| ·小结 | 第74-75页 |
| 第六章 结束语 | 第75-76页 |
| ·论文工作总结 | 第75页 |
| ·问题和展望 | 第75-76页 |
| 附录 | 第76-85页 |
| 参考文献 | 第85-87页 |
| 致谢 | 第87-88页 |
| 攻读学位期间发表的学术论文目录 | 第88页 |