首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信网论文--一般性问题论文--通信网结构与设计论文

T-MPLS中TDM承载和分组交换技术的研究与实现

摘要第1-5页
Abstract第5-10页
第一章 绪论第10-18页
   ·传送技术发展历程第10-11页
   ·T-MPLS技术简介第11-12页
     ·T-MPLS技术特点第11-12页
     ·T-MPLS体系架构第12页
   ·T-MPLS研究现状第12-17页
     ·T-MPLS标准化情况第12-13页
     ·T-MPLS现有水平第13-17页
   ·本论文的主要工作第17-18页
第二章 实现平台及开发工具介绍第18-24页
   ·开发平台选择第18-20页
   ·Virtex-ii Pro概述第20-22页
   ·FPGA设计工具ISE概述第22页
   ·PCB制版工具Protel Dxp概述第22-24页
第三章 T-MPLS硬件仿真平台简介第24-31页
   ·需求分析第24-25页
   ·预期目标第25页
   ·平台整体架构第25-26页
   ·节点功能架构第26-29页
     ·管理单元第27页
     ·控制单元第27-28页
     ·分组交换转发单元第28-29页
     ·传输接口第29页
     ·业务适配第29页
   ·传送平面架构第29-30页
   ·小结第30-31页
第四章 实验平台TDM承载模块的设计及实现第31-59页
   ·TDM接口简介第31-33页
   ·TDMoT-MPLS主要技术及性能指标第33-39页
     ·分组(封装)第33页
     ·时延(帧时延)第33页
     ·帧抖动(时延变化)第33-34页
     ·丢包和错序第34页
     ·时钟恢复与同步第34-36页
     ·丢包掩蔽算法(PLC)第36-39页
   ·TDMoT-MPLS模块划分第39-40页
   ·接口板设计第40-42页
     ·电路原理图第40-42页
     ·选用芯片介绍第42页
   ·FPGA输入接口E1时钟的提取第42-44页
     ·设计思路第42-43页
     ·仿真结果第43-44页
     ·RTL图第44页
   ·HDB3编译码第44-49页
     ·编译码设计思路第45-47页
     ·仿真结果第47-48页
     ·RTL图第48-49页
   ·FPGA输出接口自适应时钟恢复第49-56页
     ·环路滤波器的设计第50-53页
     ·数控振荡器DCO的设计实现第53-54页
     ·时钟恢复部分总体仿真结果第54-55页
     ·RTL图第55-56页
   ·TDM承载模块RTL图第56页
   ·实际测试结果第56-58页
   ·小结第58-59页
第五章 实验平台分组转发模块的设计及实现第59-75页
   ·分组转发模块工作原理第59-60页
   ·分组转发模块的FPGA实现第60-68页
     ·发送模块的设计实现第62-65页
     ·接收模块的设计实现第65-68页
   ·分组转发模块与管理层接口设计第68-70页
   ·分组交换模块RTL第70页
   ·测试第70-74页
     ·建路拆路第71-72页
     ·保护倒换测试第72-73页
     ·多业务测试第73-74页
   ·小结第74-75页
第六章 结束语第75-76页
   ·论文工作总结第75页
   ·问题和展望第75-76页
附录第76-85页
参考文献第85-87页
致谢第87-88页
攻读学位期间发表的学术论文目录第88页

论文共88页,点击 下载论文
上一篇:T-MPLS节点传输通道设计与实现
下一篇:光收发模块监测系统的设计与实现