航海雷达中频信号的数字化接收和滤波处理
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第1章 绪论 | 第9-14页 |
| ·研究背景及意义 | 第9-11页 |
| ·国内外研究现状 | 第11-12页 |
| ·雷达信号数字化接收的研究和发展 | 第11页 |
| ·雷达信号检测的研究现状 | 第11-12页 |
| ·本文主要研究工作及论文结构安排 | 第12-14页 |
| 第2章 中频信号数字化接收理论论证 | 第14-26页 |
| ·中频数字化系统基本结构 | 第14-17页 |
| ·带通信号采样频率的选取 | 第17-19页 |
| ·Nyquist采样定理 | 第17页 |
| ·带通信号采样理论 | 第17-19页 |
| ·数字混频正交变换 | 第19-21页 |
| ·数字滤波器的设计 | 第21-26页 |
| ·FIR数字滤波器的基本结构 | 第21-23页 |
| ·积分梳状滤波器的设计 | 第23-26页 |
| 第3章 航海雷达中频信号的数字化接收模块实现 | 第26-41页 |
| ·系统整体结构 | 第26-30页 |
| ·基于FPGA的DDC设计实现 | 第30-36页 |
| ·数字下变频处理基本结构 | 第30-31页 |
| ·NCO的设计 | 第31-35页 |
| ·数字混频的实现 | 第35-36页 |
| ·基于FPGA的数字滤波器的实现 | 第36-41页 |
| ·FIR滤波器的实现 | 第36-39页 |
| ·CIC滤波器的实现 | 第39-41页 |
| 第4章 系统接口单元设计及雷达信号检测算法的实现 | 第41-58页 |
| ·处理板的时钟管理 | 第41-42页 |
| ·硬件接口模块的时序控制 | 第42-45页 |
| ·AD采样的时序控制 | 第42-43页 |
| ·I、Q数据传输时序 | 第43-44页 |
| ·FPGA与DSP的数据传输和中断控制 | 第44-45页 |
| ·雷达信号检测算法的FPGA实现 | 第45-58页 |
| ·自相关检测算法的实现 | 第46-50页 |
| ·雷达回波幅值和相位信息提取 | 第50-51页 |
| ·雷达回波目标积累算法的实现 | 第51-53页 |
| ·恒虚警处理算法的实现 | 第53-58页 |
| 第5章 系统性能测试及分析 | 第58-64页 |
| ·各模块的仿真测试 | 第58-62页 |
| ·系统资源占用分析 | 第62-64页 |
| 总结 | 第64-66页 |
| 参考文献 | 第66-70页 |
| 致谢 | 第70-71页 |
| 研究生履历 | 第71-72页 |