首页--工业技术论文--无线电电子学、电信技术论文--电视论文--电视中心、电视设备论文--电视发射、接收设备论文--接收设备论文

DVB-H接收系统中多协议解封装及时间分片技术的研究与实现

摘要第1-4页
Abstract第4-7页
第1章 绪论第7-15页
   ·手机电视的发展第7-9页
   ·国内外手机电视标准分析第9-12页
   ·手机电视系统的设计要求第12-13页
   ·研究意义及内容第13-15页
第2章 DVB-H 系统简介第15-21页
   ·系统总体结构第15-17页
   ·DVB-H 接收系统链路层中关键技术第17-20页
     ·时间分片技术第17-18页
     ·多协议封装和RS 纠错第18-20页
   ·本章小结第20-21页
第3章 多协议封装第21-43页
   ·TS 传输节目流的复用第21-27页
     ·MPEG-2 中的码流第21-22页
     ·传输流第22-26页
     ·服务信息数据第26-27页
   ·DVB-H 数据流的多协议封装结构第27-37页
     ·DVB-H 的视频传输流第28页
     ·MPE 及 MPE-FEC 封装结构第28-37页
   ·MPE 段中 CRC32 和 Checksum 算法第37-41页
     ·循环校验CRC32 算法基本原理第37-41页
     ·和校验Checksum 算法基本原理第41页
   ·本章小结第41-43页
第4章 DVB-H 中多协议解封装的设计实现第43-61页
   ·DVB-H 链路层的硬件设计的总体结构第43-45页
   ·DVB-H 链路层多协议解封装的硬件设计第45-59页
     ·总体设计结构的介绍第45-46页
     ·各功能模块的分析及实现第46-59页
   ·本章小结第59-61页
第5章 DVB-H 中时间分片设计实现第61-69页
   ·时间分片的理论研究第61-64页
     ·理论分析第61-62页
     ·功耗计算第62-64页
   ·时间分片的硬件设计实现第64-65页
   ·时间分片的软硬件协同控制机制第65-68页
   ·本章小结第68-69页
第6章 功能验证和FPGA 测试第69-79页
   ·DVB-H 链路层的验证方法第69-70页
   ·仿真验证及实现第70-72页
   ·FPGA 测试的实现第72-78页
     ·FPGA 测试平台的搭建第72-73页
     ·FPGA 测试过程及测试结果第73-78页
   ·本章小结第78-79页
结论第79-81页
参考文献第81-85页
附录I TSP 的仿真波形1第85-86页
附录II TSP 的仿真波形2第86-87页
附录III TMS 的仿真波形第87-88页
附录IV TMS 综合后电路图第88-89页
附录V TSP-Lgchan 综合后的电路图第89-90页
附录VI TSP-depacked 综合后电路图第90-91页
附录VII TSP-packaum 综合后电路图第91-92页
附录VIII TSP-CRC32 综合后电路图第92-93页
附录IX TSP-Filter_check 综合后电路图第93-94页
附录X FPGA 测试平台图第94-95页
攻读学位期间发表的学术论文第95-97页
致谢第97页

论文共97页,点击 下载论文
上一篇:纳米氢氧化铋与羟基氧化镍的制备、表征及其电化学性能的研究
下一篇:广电数字电视运营支撑基础信息模型构建