| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第1章 绪论 | 第7-15页 |
| ·手机电视的发展 | 第7-9页 |
| ·国内外手机电视标准分析 | 第9-12页 |
| ·手机电视系统的设计要求 | 第12-13页 |
| ·研究意义及内容 | 第13-15页 |
| 第2章 DVB-H 系统简介 | 第15-21页 |
| ·系统总体结构 | 第15-17页 |
| ·DVB-H 接收系统链路层中关键技术 | 第17-20页 |
| ·时间分片技术 | 第17-18页 |
| ·多协议封装和RS 纠错 | 第18-20页 |
| ·本章小结 | 第20-21页 |
| 第3章 多协议封装 | 第21-43页 |
| ·TS 传输节目流的复用 | 第21-27页 |
| ·MPEG-2 中的码流 | 第21-22页 |
| ·传输流 | 第22-26页 |
| ·服务信息数据 | 第26-27页 |
| ·DVB-H 数据流的多协议封装结构 | 第27-37页 |
| ·DVB-H 的视频传输流 | 第28页 |
| ·MPE 及 MPE-FEC 封装结构 | 第28-37页 |
| ·MPE 段中 CRC32 和 Checksum 算法 | 第37-41页 |
| ·循环校验CRC32 算法基本原理 | 第37-41页 |
| ·和校验Checksum 算法基本原理 | 第41页 |
| ·本章小结 | 第41-43页 |
| 第4章 DVB-H 中多协议解封装的设计实现 | 第43-61页 |
| ·DVB-H 链路层的硬件设计的总体结构 | 第43-45页 |
| ·DVB-H 链路层多协议解封装的硬件设计 | 第45-59页 |
| ·总体设计结构的介绍 | 第45-46页 |
| ·各功能模块的分析及实现 | 第46-59页 |
| ·本章小结 | 第59-61页 |
| 第5章 DVB-H 中时间分片设计实现 | 第61-69页 |
| ·时间分片的理论研究 | 第61-64页 |
| ·理论分析 | 第61-62页 |
| ·功耗计算 | 第62-64页 |
| ·时间分片的硬件设计实现 | 第64-65页 |
| ·时间分片的软硬件协同控制机制 | 第65-68页 |
| ·本章小结 | 第68-69页 |
| 第6章 功能验证和FPGA 测试 | 第69-79页 |
| ·DVB-H 链路层的验证方法 | 第69-70页 |
| ·仿真验证及实现 | 第70-72页 |
| ·FPGA 测试的实现 | 第72-78页 |
| ·FPGA 测试平台的搭建 | 第72-73页 |
| ·FPGA 测试过程及测试结果 | 第73-78页 |
| ·本章小结 | 第78-79页 |
| 结论 | 第79-81页 |
| 参考文献 | 第81-85页 |
| 附录I TSP 的仿真波形1 | 第85-86页 |
| 附录II TSP 的仿真波形2 | 第86-87页 |
| 附录III TMS 的仿真波形 | 第87-88页 |
| 附录IV TMS 综合后电路图 | 第88-89页 |
| 附录V TSP-Lgchan 综合后的电路图 | 第89-90页 |
| 附录VI TSP-depacked 综合后电路图 | 第90-91页 |
| 附录VII TSP-packaum 综合后电路图 | 第91-92页 |
| 附录VIII TSP-CRC32 综合后电路图 | 第92-93页 |
| 附录IX TSP-Filter_check 综合后电路图 | 第93-94页 |
| 附录X FPGA 测试平台图 | 第94-95页 |
| 攻读学位期间发表的学术论文 | 第95-97页 |
| 致谢 | 第97页 |