分布式声源定位系统时统子系统设计
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-13页 |
| ·应用背景与意义 | 第8-9页 |
| ·国内外时间同步研究的现状 | 第9-11页 |
| ·NTP时间同步协议现状 | 第9-10页 |
| ·PTP精确时钟同步协议 | 第10-11页 |
| ·IRIG-B码时间同步现状 | 第11页 |
| ·文章主要内容 | 第11-13页 |
| 2 系统总体方案设计 | 第13-22页 |
| ·系统设计思想 | 第13-15页 |
| ·定位算法理论 | 第15-18页 |
| ·时统参数指标与时统构成 | 第18-21页 |
| ·分布式声源定位系统对时统精度的要求 | 第18-19页 |
| ·时统功能结构 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 3 IRIG-B码理论 | 第22-29页 |
| ·IRIG-B码简要概述 | 第22-27页 |
| ·标准时间码产生概况 | 第22页 |
| ·IRIG组织简介 | 第22-23页 |
| ·常见的标准时间码 | 第23-24页 |
| ·IRIG-B码结构 | 第24-27页 |
| ·时间码终端类型 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 4 IRIG-B时统子系统模块设计 | 第29-61页 |
| ·核心器件FPGA | 第29-31页 |
| ·FPGA设计流程 | 第29-31页 |
| ·硬件描述语言 | 第31页 |
| ·时统设备组成介绍 | 第31-32页 |
| ·直流B(DC)码编码器技术 | 第32-37页 |
| ·B(DC)码编码模块设计及仿真 | 第32-37页 |
| ·交流B(AC)码编码器技术 | 第37-49页 |
| ·正弦波信号数字综合器设计及仿真 | 第37-42页 |
| ·调制与解调设计及仿真 | 第42-46页 |
| ·DA控制模块设计及仿真 | 第46-49页 |
| ·IRIG-B码解码器技术 | 第49-60页 |
| ·B码解码模块设计及仿真 | 第49-53页 |
| ·锁相环模块设计 | 第53-54页 |
| ·UART串口通信模块设计及仿真 | 第54-56页 |
| ·用户接口LVDS | 第56-58页 |
| ·LCD显示模块 | 第58-60页 |
| ·本章小结 | 第60-61页 |
| 5 系统整体设计 | 第61-66页 |
| ·FPGA芯片实现的整体模块框架 | 第61-62页 |
| ·IRIG-B码产生器整体模块 | 第61页 |
| ·IRIG-B码解码器整体模块 | 第61-62页 |
| ·整体电路设计 | 第62-64页 |
| ·FPGA设计的常见问题注意事项 | 第64-65页 |
| ·B码设计中的问题 | 第65页 |
| ·本章小结 | 第65-66页 |
| 6 IRIG-B码时统子系统硬件电路设计 | 第66-77页 |
| ·FPGA的选型及其特性 | 第66-67页 |
| ·系统外围电路设计 | 第67-74页 |
| ·电源设计 | 第67-69页 |
| ·LCD电路 | 第69页 |
| ·按键电路 | 第69页 |
| ·配置电路 | 第69-71页 |
| ·串行传输电路 | 第71-73页 |
| ·DA转换电路 | 第73-74页 |
| ·硬件调试 | 第74-76页 |
| ·电路抗干扰措施 | 第74-75页 |
| ·整板的调试 | 第75-76页 |
| ·本章小结 | 第76-77页 |
| 7 结论与展望 | 第77-78页 |
| 参考文献 | 第78-80页 |
| 攻读硕士学位期间发表的论文 | 第80-81页 |
| 致谢 | 第81-83页 |