纠错码在工程中的应用及FPGA实现
1 引言 | 第1-10页 |
·课题背景及意义 | 第7页 |
·国内外发展情况 | 第7-8页 |
·课题研究主要内容 | 第8-9页 |
·论文组织结构 | 第9-10页 |
2 系统信道编码设计方案 | 第10-16页 |
·纠错编码 | 第10-12页 |
·卷积码 | 第10-11页 |
·分组码 | 第11页 |
·级联码 | 第11-12页 |
·系统信道编码方案 | 第12-14页 |
·硬件实现平台 | 第14-15页 |
·硬件实现方案 | 第14页 |
·硬件平台 | 第14-15页 |
·设计和验证平台 | 第15页 |
·小结 | 第15-16页 |
3 外码的编译原理及实现 | 第16-33页 |
·RS码的相关概念 | 第16-21页 |
·伽罗华域(Galois Field) | 第16-17页 |
·多项式运算 | 第17-19页 |
·生成多项式 | 第19-20页 |
·本原多项式 | 第20-21页 |
·编码原理 | 第21-22页 |
·设计关键点 | 第22-25页 |
·有限域中乘法运算 | 第22-24页 |
·码率匹配 | 第24-25页 |
·串并转换 | 第25页 |
·编码结果仿真 | 第25-26页 |
·译码原理 | 第26页 |
·译码实现 | 第26-32页 |
·初始化 | 第27-30页 |
·输入 | 第30页 |
·输出 | 第30-31页 |
·码率匹配 | 第31-32页 |
·小结 | 第32-33页 |
4 交织与去交织 | 第33-45页 |
·交织器原理 | 第33-37页 |
·分组交织 | 第34-36页 |
·卷积交织 | 第36-37页 |
·卷积交织实现方法 | 第37-38页 |
·工程中卷积交织实现 | 第38-43页 |
·交织器设计 | 第38-41页 |
·去交织器设计 | 第41-43页 |
·仿真验证 | 第43-44页 |
·小结 | 第44-45页 |
5 内码编译原理及实现 | 第45-71页 |
·卷积编码原理 | 第45-48页 |
·多项式法 | 第46-47页 |
·网格图 | 第47-48页 |
·卷积编码器实现 | 第48-49页 |
·编码器仿真与验证 | 第49-50页 |
·卷积码译码原理 | 第50-55页 |
·硬判决译码 | 第52-53页 |
·软判决译码 | 第53-55页 |
·译码器实现 | 第55-68页 |
·分支度量单元 | 第56-58页 |
·加比选单元 | 第58-63页 |
·路径度量存储单元 | 第63-66页 |
·幸存路径信息存储单元 | 第66-67页 |
·译码输出单元 | 第67-68页 |
·验证 | 第68-70页 |
·小结 | 第70-71页 |
6 结论以及后续工作 | 第71-74页 |
·测试 | 第71-72页 |
·DBPSK调制方式 | 第71-72页 |
·π/4-DQPSK调制方式 | 第72页 |
·结论 | 第72-73页 |
·本课题的后续工作 | 第73-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-77页 |