| 0 前言 | 第1-9页 |
| 1 软件无线电接收机理论基础 | 第9-21页 |
| ·理想软件无线电的基本结构 | 第9页 |
| ·软件无线电的采样理论与接收机模型 | 第9-12页 |
| ·基本采样理论与低通采样接收机模型 | 第9-10页 |
| ·带通采样理论与带通采样接收机模型 | 第10-12页 |
| ·多速率数字信号处理 | 第12-20页 |
| ·整数倍抽取和内插 | 第12-15页 |
| ·分数倍变换和抽样率变换性质 | 第15页 |
| ·抽取和内插的多相滤波结构 | 第15-17页 |
| ·采样率变换的多级实现 | 第17-18页 |
| ·数字滤波器设计基础理论和方法 | 第18-20页 |
| ·本文的主要工作 | 第20-21页 |
| 2 可编程数字下变频器的设计 | 第21-42页 |
| ·基于FPGA的数字下变频设计方案 | 第21-28页 |
| ·基于多相滤波结构的数字正交变换模块设计 | 第22-26页 |
| ·可编程采样时钟模块的性能分析与设计 | 第26-28页 |
| ·可编程数字下变频的多速率转换和信道化滤波器模块设计 | 第28-42页 |
| ·多速率处理和信道化滤波器模块整体结构 | 第28-29页 |
| ·多级积分梳状滤波器实现抽取、内插模块设计 | 第29-32页 |
| ·多级积分梳状滤波器通带滚降补偿器模块设计 | 第32-36页 |
| ·多级半带2~K倍抽取滤波器模块设计 | 第36-39页 |
| ·可编程FIR信道整形滤波器模块设计 | 第39-40页 |
| ·平方根升余弦脉冲成形器模块设计 | 第40-42页 |
| 3 可编程数字下变频的FPGA实现与仿真 | 第42-67页 |
| ·基于多相滤波结构的数字正交变换器模块的实现与仿真 | 第42-47页 |
| ·数字正交变换模块 | 第42-43页 |
| ·时间校正滤波器模块 | 第43-47页 |
| ·多速率处理和信道滤波器模块的实现与仿真 | 第47-65页 |
| ·改进的多级积分梳状抽取器模块 | 第47-50页 |
| ·改进的多级积分梳状内插器模块 | 第50-52页 |
| ·多级半带滤波器2~K倍抽取模块 | 第52-56页 |
| ·多路时分复用可编程FIR信道整形滤波器模块 | 第56-62页 |
| ·平方根升余弦脉冲成形器模块 | 第62-64页 |
| ·通带补偿滤波器模块 | 第64-65页 |
| ·可编程数字下变频器的优化配置设计 | 第65-67页 |
| 4 可编程数字下变频器在移动通信系统中的应用与仿真 | 第67-79页 |
| ·GSM、EDGE和WCDMA系统简介 | 第67-68页 |
| ·可编程数字下变频器在GSM/EDGE/WCDMA多模接收机中的应用设计 | 第68-70页 |
| ·可编程数字下变频器在GSM/EDGE/WCDMA多模接收机中的仿真 | 第70-79页 |
| 5 结论 | 第79-80页 |
| 参考文献 | 第80-83页 |
| 附录A 平方根升余弦脉冲成形器实现结构图 | 第83-84页 |
| 致谢 | 第84-86页 |