摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-17页 |
第一章 绪论 | 第17-21页 |
1.1 短波通信的原理及特点 | 第17-18页 |
1.2 短波通信的发展现状 | 第18页 |
1.3 短波自动线路建立(ALE)技术 | 第18-19页 |
1.4 研究内容与章节安排 | 第19-21页 |
第二章 短波快速宽带建链系统硬件平台设计及实现 | 第21-33页 |
2.1 快速宽带建链系统硬件平台设计 | 第21-22页 |
2.2 DSP6416及其主要功能模块 | 第22-29页 |
2.2.1 DSP6416芯片结构 | 第22-23页 |
2.2.2 通用输入输出端口(GPIO) | 第23页 |
2.2.3 定时器(Timer) | 第23-24页 |
2.2.4 多通道缓冲串口(McBSP) | 第24-26页 |
2.2.5 增强的直接存储器访问控制器(EDMA) | 第26-28页 |
2.2.6 中断 | 第28-29页 |
2.3 DSP与FPGA之间的接口 | 第29-31页 |
2.3.1 FPGA及其功能介绍 | 第29-30页 |
2.3.2 DSP接收数据的接口 | 第30-31页 |
2.4 小结 | 第31-33页 |
第三章 短波快速宽带建链协议设计 | 第33-51页 |
3.1 快速建链协议 | 第33-35页 |
3.1.1 优选频率的更新 | 第33-35页 |
3.1.2 频带组合方案 | 第35页 |
3.2 建链突发波形 | 第35-37页 |
3.2.1 突发波形A的结构 | 第35-36页 |
3.2.2 突发波形B的结构 | 第36-37页 |
3.3 地址结构 | 第37页 |
3.4 协议数据单元(PDU) | 第37-43页 |
3.4.1 探测PDU | 第37-38页 |
3.4.2 应答PDU | 第38-40页 |
3.4.3 确认PDU | 第40-41页 |
3.4.4 呼叫PDU | 第41页 |
3.4.5 握手PDU | 第41-42页 |
3.4.6 拆链PDU | 第42-43页 |
3.5 建链状态转移过程 | 第43页 |
3.6 探测建链过程 | 第43-46页 |
3.6.1 单呼建链流程 | 第44-45页 |
3.6.2 网呼建链流程 | 第45-46页 |
3.6.3 全呼建链流程 | 第46页 |
3.7 呼叫建链过程 | 第46-47页 |
3.8 建链时序 | 第47-49页 |
3.9 小结 | 第49-51页 |
第四章 建链系统中的几个关键技术及建链协议实现 | 第51-73页 |
4.1 建链突发波形的接收 | 第51页 |
4.2 同步头捕获 | 第51-56页 |
4.2.1 滑动相关FFT同步头捕获算法 | 第52-54页 |
4.2.2 同步头捕获算法DSP实现 | 第54-56页 |
4.3 频偏估计 | 第56-58页 |
4.3.1 基于插值的频偏估计算法 | 第56-58页 |
4.3.2 频偏估计算法的软件实现 | 第58页 |
4.4 带宽和速率的自适应 | 第58-60页 |
4.5 CRC校验 | 第60-62页 |
4.5.1 CRC原理 | 第60-61页 |
4.5.2 CRC的编程实现 | 第61-62页 |
4.6 建链协议软件实现 | 第62-67页 |
4.6.1 CCS仿真平台简介 | 第62-63页 |
4.6.2 主呼方建链软件实现流程 | 第63-65页 |
4.6.3 被呼方建链软件实现流程 | 第65页 |
4.6.4 建链系统状态处理软件实现 | 第65-67页 |
4.7 建链性能测试 | 第67-71页 |
4.8 小结 | 第71-73页 |
第五章 同步建链协议及一种提取同步时间的方法 | 第73-87页 |
5.1 同步快速建链协议设计 | 第73-76页 |
5.2 利用短波授时信号进行时间同步 | 第76-86页 |
5.2.1 短波授时信号 | 第76-77页 |
5.2.2 UTC和UT1信号简介 | 第77-79页 |
5.2.3 基于授时信号的时间同步方法 | 第79-83页 |
5.2.4 基于授时信号的时间同步方法仿真分析 | 第83-86页 |
5.3 小结 | 第86-87页 |
第六章 总结与展望 | 第87-89页 |
参考文献 | 第89-91页 |
致谢 | 第91-93页 |
作者简介 | 第93-94页 |