| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第一章 绪论 | 第9-17页 |
| ·课题研究的意义和目的 | 第9-10页 |
| ·国内外研究概况 | 第10-15页 |
| ·长钢轨列车概述 | 第10-11页 |
| ·信号调理器简介 | 第11-12页 |
| ·光电编码器简介 | 第12-14页 |
| ·FPGA技术的发展与现状 | 第14-15页 |
| ·论文研究的主要内容 | 第15-16页 |
| 本章小结 | 第16-17页 |
| 第二章 铺轨列车运动量信号调理器模块设计方案 | 第17-23页 |
| ·铺轨列车运动量信号调理器模块总体构成 | 第17-18页 |
| ·铺轨列车运动量信号调理器模块整体设计 | 第18-21页 |
| ·FPGA芯片的选择 | 第18-19页 |
| ·FPGA芯片内部的硬件逻辑设计 | 第19-21页 |
| ·从可编程器件发展看FPGA未来趋势 | 第21-22页 |
| 本章小结 | 第22-23页 |
| 第三章 基于FPGA的铺轨列车运动量信号调理器模块硬件逻辑设计 | 第23-33页 |
| ·光电编码器对运动量信号的采集处理 | 第23-28页 |
| ·测速系统的现状 | 第23-25页 |
| ·光电码盘测速原理 | 第25-26页 |
| ·光电编码器的测量方法 | 第26-28页 |
| ·光电编码器实现数据采集 | 第28页 |
| ·信号调理器模块数据运算控制电路设计 | 第28-30页 |
| ·信号调理器倍频模块 | 第29页 |
| ·信号调理器鉴相模块 | 第29页 |
| ·信号调理器计数和测速模块 | 第29-30页 |
| ·输出模块设计 | 第30-32页 |
| ·PC机串行口简介 | 第30-31页 |
| ·串行通信协议 | 第31页 |
| ·串行通信协议串口软件编写 | 第31-32页 |
| 本章小结 | 第32-33页 |
| 第四章 铺轨列车运动量信号调理器模块的仿真设计 | 第33-43页 |
| ·信号调理器模块仿真设计 | 第33-34页 |
| ·ISE简要介绍 | 第33页 |
| ·ISE功能仿真 | 第33-34页 |
| ·铺轨列车运动量信号调理器模块的工程综合、布局布线与仿真 | 第34-42页 |
| ·项目建立及参数设置 | 第34-41页 |
| ·功能仿真 | 第41-42页 |
| 本章小结 | 第42-43页 |
| 第五章 铺轨列车运动量信号调理器模块的外围电路设计与问题处理 | 第43-49页 |
| ·电路板的制作 | 第43页 |
| ·制板与布线 | 第43-44页 |
| ·遇到的问题及解决方法 | 第44-46页 |
| ·铺轨列车运动量信号调理器模块的电路板的调试 | 第46-48页 |
| 本章小结 | 第48-49页 |
| 结论 | 第49-50页 |
| 参考文献 | 第50-52页 |
| 附录A 硬件原理图 | 第52-54页 |
| 附录B PCB图 | 第54-55页 |
| 攻读硕士学位期间发表的学术论文 | 第55-56页 |
| 致谢 | 第56页 |