基于DSP的战场声目标实时识别与定位技术研究与实现
摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第10-16页 |
1.1 课题背景 | 第10-11页 |
1.2 国内外研究现状 | 第11-13页 |
1.2.1 战场声目标识别技术国内外研究现状 | 第11-13页 |
1.2.2 战场声目标定位技术国内外研究现状 | 第13页 |
1.3 论文的主要内容及创新点 | 第13-15页 |
1.4 论文的章节安排 | 第15-16页 |
第二章 声目标识别算法研究 | 第16-43页 |
2.1 典型战场目标声信号的产生机理及特性分析 | 第16-18页 |
2.1.1 地面目标声信号的产生机理 | 第16页 |
2.1.2 低空目标声信号的产生机理 | 第16-17页 |
2.1.3 典型战场声目标的频谱特性分析 | 第17-18页 |
2.2 常见声目标特征的提取算法 | 第18-24页 |
2.2.1 特征提取的概念 | 第18页 |
2.2.2 时域特征的提取 | 第18-19页 |
2.2.3 频域特征的提取 | 第19页 |
2.2.4 基于语音模型特征的提取 | 第19-20页 |
2.2.5 时频域特征的提取 | 第20-24页 |
2.3 一种战场声目标多特征参数提取的新算法 | 第24-31页 |
2.3.1 多特征参数提取算法的提出依据 | 第24-25页 |
2.3.2 小波基函数的选择 | 第25页 |
2.3.3 小波包阈值消噪 | 第25-27页 |
2.3.4 小波包分析的特征提取 | 第27-28页 |
2.3.5 离散谱分析的特征提取 | 第28-29页 |
2.3.6 声目标多特征参数计算流程 | 第29-31页 |
2.4 声目标识别分类器设计 | 第31-34页 |
2.4.1 分类器概述 | 第31-32页 |
2.4.2 BP神经网络的基本理论 | 第32-33页 |
2.4.3 声目标识别的BP神经网络分类器设计 | 第33-34页 |
2.5 声目标识别仿真实验及结果分析 | 第34-43页 |
2.5.1 仿真实验 | 第34-41页 |
2.5.2 仿真实验结果分析 | 第41-43页 |
第三章 声目标定位算法研究 | 第43-53页 |
3.1 常见声源定位算法 | 第43-44页 |
3.2 基于时延估计的四元十字阵声源定位算法 | 第44-50页 |
3.2.1 声传感器阵列的选择 | 第44页 |
3.2.2 四元十字声传感器阵列的定位数学模型 | 第44-46页 |
3.2.3 时延估计算法 | 第46-49页 |
3.2.3.1 基于互相关的时延估计算法 | 第46-47页 |
3.2.3.2 基于广义互相关的时延估计算法 | 第47-48页 |
3.2.3.3 基于抛物线插值的分数时延估计算法 | 第48-49页 |
3.2.4 方位角的象限转换 | 第49页 |
3.2.5 定位结果的后置处理 | 第49-50页 |
3.3 声目标定位仿真实验及结果分析 | 第50-53页 |
3.3.1 仿真实验条件 | 第50页 |
3.3.2 仿真实验结果分析 | 第50-53页 |
第四章 基于DSP的识别与定位软件设计 | 第53-81页 |
4.1 软件系统的开发环境 | 第53-55页 |
4.2 DSP软件系统架构分析 | 第55-57页 |
4.3 DSP软件开发中的要点 | 第57-69页 |
4.3.1 各参数精度的确定 | 第57-60页 |
4.3.2 浮点运算在定点DSP中的实现 | 第60-62页 |
4.3.3 定点运算的溢出处理 | 第62-63页 |
4.3.4 算法复杂度高的模块的优化 | 第63-69页 |
4.3.4.1 小波包分解模块的优化 | 第63-65页 |
4.3.4.2 BP神经网络模块的优化 | 第65-67页 |
4.3.4.3 广义互相关模块的优化 | 第67-68页 |
4.3.4.4 基本运算函数的优化 | 第68-69页 |
4.4 识别与定位程序流程设计 | 第69-81页 |
4.4.1 总体程序流程设计 | 第69-70页 |
4.4.2 重难点模块的程序流程设计 | 第70-81页 |
4.4.2.1 小波包分析模块的程序流程设计 | 第70-77页 |
4.4.2.2 时延估计模块的程序流程设计 | 第77-81页 |
第五章 基于DSP的识别与定位硬件设计和性能测试 | 第81-93页 |
5.1 系统硬件架构的设计 | 第81-82页 |
5.2 模拟信号处理电路的设计 | 第82-85页 |
5.2.1 四路声传感器的选型 | 第82页 |
5.2.2 信号调理电路的设计 | 第82-84页 |
5.2.2.1 放大电路的设计 | 第82-83页 |
5.2.2.2 滤波电路的设计 | 第83-84页 |
5.2.2.3 放大调零电路的设计 | 第84页 |
5.2.3 模数转换电路的设计 | 第84-85页 |
5.3 DSP外围辅助电路的设计 | 第85-88页 |
5.3.1 外围存储器电路的设计 | 第85-86页 |
5.3.2 JTAG调试接口电路的设计 | 第86页 |
5.3.3 时钟电路的设计 | 第86-87页 |
5.3.4 复位电路的设计 | 第87页 |
5.3.5 串口通信电路的设计 | 第87-88页 |
5.4 电源电路的设计 | 第88-89页 |
5.5 识别与定位系统性能测试和结果分析 | 第89-93页 |
5.5.1 系统性能测试的环境 | 第89-90页 |
5.5.2 目标识别结果分析 | 第90-91页 |
5.5.3 目标定位结果分析 | 第91-93页 |
第六章 总结与展望 | 第93-94页 |
6.1 课题总结 | 第93页 |
6.2 课题展望 | 第93-94页 |
致谢 | 第94-95页 |
参考文献 | 第95-100页 |
附录 | 第100-104页 |
插图清单 | 第104-106页 |
列表清单 | 第106-107页 |
在学研究成果 | 第107页 |