摘要 | 第6-7页 |
abstract | 第7页 |
第1章 绪论 | 第11-17页 |
1.1 课题研究的背景和意义 | 第11-13页 |
1.1.1 课题研究的背景 | 第11-12页 |
1.1.2 课题研究的意义 | 第12-13页 |
1.2 高级在轨系统和高层体系结构的研究现状 | 第13-15页 |
1.2.1 高级在轨系统的研究现状 | 第13-14页 |
1.2.2 高层体系结构的研究现状 | 第14-15页 |
1.3 论文结构安排 | 第15-17页 |
第2章 CCSDS高级在轨系统与HLA-RTI体系研究 | 第17-31页 |
2.1 CCSDS的分析 | 第17-21页 |
2.1.1 CCSDS组织及协议文件类型 | 第17页 |
2.1.2 CCSDS空间协议结构及模型 | 第17-20页 |
2.1.3 CCSDS数据链路协议分析 | 第20-21页 |
2.2 AOS的分析 | 第21-27页 |
2.2.1 AOS主要特点 | 第21页 |
2.2.2 AOS数据单元格式分析 | 第21-26页 |
2.2.3 AOS中的关键技术 | 第26-27页 |
2.3 高层体系结构和运行支撑环境的分析 | 第27-30页 |
2.3.1 HLA的结构模型 | 第27-28页 |
2.3.2 HLA的仿真系统结构模型 | 第28-29页 |
2.3.3 RTI结构模型 | 第29页 |
2.3.4 HLA-RTI仿真平台的特点 | 第29-30页 |
2.4 本章小结 | 第30-31页 |
第3章 HLA-RTI下的AOS数据链路层仿真系统的总体设计 | 第31-49页 |
3.1 仿真系统总体模型设计 | 第31-32页 |
3.1.1 发送端总体模型设计 | 第31-32页 |
3.1.2 接收端总体模型设计 | 第32页 |
3.2 仿真系统总体设计 | 第32-44页 |
3.2.1 联邦成员与硬件平台设计 | 第32-34页 |
3.2.2 仿真系统的软件开发环境配置 | 第34-38页 |
3.2.3 联邦成员的软件界面设计 | 第38-44页 |
3.3 仿真系统的联邦功能设计 | 第44-47页 |
3.3.1 联邦成员的多线程设计 | 第44-45页 |
3.3.2 联邦成员的执行周期与RTI提供服务 | 第45-46页 |
3.3.3 联邦成员的时间推进机制设计 | 第46-47页 |
3.4 仿真系统的通信接口设计 | 第47-48页 |
3.5 本章小结 | 第48-49页 |
第4章 仿真系统的各联邦成员设计与实现 | 第49-103页 |
4.1 仿真系统总控成员的设计与实现 | 第49-50页 |
4.1.1 仿真系统总控成员的设计 | 第49-50页 |
4.1.2 仿真系统总控成员的操作 | 第50页 |
4.2 合并业务信源封装与调度成员的设计与仿真 | 第50-81页 |
4.2.1 信源的分析 | 第50-54页 |
4.2.2 包装业务信源封装模块的设计与仿真 | 第54-65页 |
4.2.3 位流业务信源封装模块的设计与仿真 | 第65-71页 |
4.2.4 仿真系统虚拟信道调度模块的设计 | 第71-81页 |
4.3 附加帧同步标记成员的设计与仿真 | 第81-85页 |
4.3.1 AOS帧同步的原理 | 第81页 |
4.3.2 ASM的选取 | 第81-82页 |
4.3.3 附加帧同步标记模块的设计 | 第82-83页 |
4.3.4 附加帧同步标记模块的仿真 | 第83-85页 |
4.4 去除帧同步标记成员的设计与仿真 | 第85-92页 |
4.4.1 去除帧同步标记模块的设计 | 第85-87页 |
4.4.2 去除帧同步标记模块的仿真 | 第87-89页 |
4.4.3 虚拟信道分用模块的设计与仿真 | 第89-92页 |
4.5 信源有效数据提取成员的设计与仿真 | 第92-98页 |
4.5.1 包装业务信源有效数据提取模块的设计与仿真 | 第92-95页 |
4.5.2 位流业务信源有效数据提取模块的设计与仿真 | 第95-98页 |
4.6 仿真系统的运行界面图的实际操作分析 | 第98-102页 |
4.7 本章小结 | 第102-103页 |
结论 | 第103-105页 |
参考文献 | 第105-109页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第109-110页 |
致谢 | 第110-111页 |