摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
插图索引 | 第11-13页 |
第1章 绪论 | 第13-17页 |
1.1 研究背景及意义 | 第13页 |
1.2 国内外研究现状 | 第13-15页 |
1.3 论文的内容和结构 | 第15-17页 |
第2章 功率放大器的线性化 | 第17-25页 |
2.1 功率放大器的非线性失真 | 第17-20页 |
2.1.1 AM-AM 和 AM-PM 曲线 | 第17-18页 |
2.1.2 谐波失真、互调失真,交调失真 | 第18-20页 |
2.2 功放的相关技术指标 | 第20-22页 |
2.2.1 1 dB 压缩点 | 第20页 |
2.2.2 邻近信道功率比(ACPR) | 第20页 |
2.2.3 误差矢量幅度(EVM) | 第20-21页 |
2.2.4 IP3 截断点和 IMD39 | 第21页 |
2.2.5 峰均比 | 第21-22页 |
2.3 功放线性化技术 | 第22-24页 |
2.3.1 功率回退技术 | 第22页 |
2.3.2 前馈线性化技术 | 第22页 |
2.3.3 负反馈线性化技术 | 第22页 |
2.3.4 LINC 技术 | 第22-23页 |
2.3.5 预失真技术 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
第3章 功放的数字预失真模型 | 第25-32页 |
3.1 功率放大器模型 | 第25-29页 |
3.1.1 无记忆效应的功率放大器模型 | 第25-26页 |
3.1.2 记忆效应 | 第26-27页 |
3.1.3 有记忆效应功放模型 | 第27-29页 |
3.2 数字预失真器模型 | 第29-31页 |
3.3 本章小结 | 第31-32页 |
第4章 数字预失真的算法与仿真 | 第32-45页 |
4.1 参数提取算法 | 第32-35页 |
4.1.1 RLS 算法 | 第33页 |
4.1.2 QR-RLS 算法 | 第33页 |
4.1.3 SVD 分解算法 | 第33-35页 |
4.2 参数提取算法优化 | 第35-39页 |
4.2.1 延时对齐算法 | 第35-36页 |
4.2.2 幅度对齐算法 | 第36页 |
4.2.3 预失真器对输入信号平均功率的影响 | 第36-37页 |
4.2.4 线性均衡 | 第37页 |
4.2.5 采样标准判定 | 第37页 |
4.2.6 正交调制纠错 | 第37-39页 |
4.3 DPD 新模型的 MATLAB 仿真 | 第39-44页 |
4.3.1 仿真说明 | 第39-40页 |
4.3.2 仿真步骤 | 第40页 |
4.3.3 仿真结果 | 第40-44页 |
4.4 本章小结 | 第44-45页 |
第5章 基于 FPGA 的 DPDIP 核实现 | 第45-56页 |
5.1 设计载体和设计方法介绍 | 第45-48页 |
5.1.1 FPGA 与无线通信 | 第45-46页 |
5.1.2 ESL 和基于 System Generator 的设计方法 | 第46页 |
5.1.3 System Generator 开发流程介绍 | 第46-47页 |
5.1.4 软硬件协仿真 | 第47-48页 |
5.2 数字预失真的 FPGA 实现 | 第48-55页 |
5.2.1 系统设计 | 第48页 |
5.2.2 预失真器设计 | 第48-51页 |
5.2.3 参数提取模块 | 第51-53页 |
5.2.4 程序设计 | 第53-54页 |
5.2.5 比特文件生成与下载 | 第54-55页 |
5.3 本章小结 | 第55-56页 |
第6章 数字预失真的性能测试 | 第56-67页 |
6.1 实际硬件测试方案 | 第56-62页 |
6.1.1 整体平台介绍 | 第56-57页 |
6.1.2 数字预失真验证板介绍 | 第57-58页 |
6.1.3 误差来源介绍 | 第58-59页 |
6.1.4 数字预失真板接口设计 | 第59-60页 |
6.1.5 调试策略和注意事项解析 | 第60页 |
6.1.6 测试结果 | 第60-62页 |
6.2 基于仪器和开发板的测试方案 | 第62-66页 |
6.2.1 整体介绍 | 第62-63页 |
6.2.2 主要仪器介绍 | 第63-64页 |
6.2.3 基于仪器和开发板的平台连接 | 第64-65页 |
6.2.4 实验结果 | 第65-66页 |
6.3 本章小结 | 第66-67页 |
总结和展望 | 第67-69页 |
总结 | 第67页 |
创新点 | 第67-68页 |
下一步的工作 | 第68-69页 |
参考文献 | 第69-73页 |
致谢 | 第73-74页 |
附录 A 攻读学位期间发表的学术论文 | 第74-75页 |
附录 B 部分算法仿真程序 | 第75-78页 |