摘要 | 第3-4页 |
abstract | 第4-5页 |
1 绪论 | 第8-14页 |
1.1 课题的研究背景及意义 | 第8-9页 |
1.2 稳频技术的发展趋势以及国内外研究现状 | 第9-12页 |
1.2.1 PDH稳频技术国外研究现状 | 第10-11页 |
1.2.2 PDH稳频技术国内研究现状 | 第11-12页 |
1.3 正交解调数字PDH稳频技术研究目的与意义 | 第12页 |
1.4 本文主要研究内容和结构安排 | 第12-14页 |
2 正交解调数字PDH稳频系统方案设计 | 第14-24页 |
2.1 传统PDH稳频系统组成及工作原理 | 第14-15页 |
2.2 正交解调数字PDH稳频系统组成及工作原理 | 第15-19页 |
2.2.1 系统组成 | 第15-16页 |
2.2.2 稳频理论分析 | 第16-18页 |
2.2.3 鉴频灵敏度分析 | 第18-19页 |
2.3 法布里-珀罗(F-P)标准具的原理与技术参数 | 第19-21页 |
2.3.1 F-P标准具的多光束干涉原理 | 第19-20页 |
2.3.2 F-P腔的基本参数 | 第20-21页 |
2.4 调制参数选取的仿真研究 | 第21-23页 |
2.4.1 调制频率W的选取 | 第21-22页 |
2.4.2 调制度b的选取 | 第22-23页 |
2.5 本章小结 | 第23-24页 |
3 正交解调数字PDH稳频系统硬件设计与仿真研究 | 第24-62页 |
3.1 放大与选频电路 | 第24-27页 |
3.2 FPGA介绍与开发流程 | 第27-30页 |
3.2.1 FPGA简介 | 第27页 |
3.2.2 QuartusII与Modelsim简介 | 第27-28页 |
3.2.3 FPGA的设计流程 | 第28-30页 |
3.3 DDS模块设计与实现 | 第30-38页 |
3.3.1 DDS基本原理 | 第30-31页 |
3.3.2 DDS的实现 | 第31-38页 |
3.4 CIC插值滤波器设计与实现 | 第38-49页 |
3.4.1 CIC滤波器的参数 | 第38-43页 |
3.4.2 CIC插值滤波器的Matlab仿真 | 第43-44页 |
3.4.3 CIC插值滤波器的实现 | 第44-49页 |
3.5 ADC模块设计与实现 | 第49-51页 |
3.5.1 ADC芯片选择 | 第49-50页 |
3.5.2 ADC采集系统设计 | 第50-51页 |
3.6 FIFO缓存模块设计 | 第51-53页 |
3.7 混频器设计与实现 | 第53-55页 |
3.8 FIR低通滤波器设计与实现 | 第55-61页 |
3.8.1 利用Kaiser窗设计FIR低通滤波器 | 第56-59页 |
3.8.2 FIR低通滤波器的实现 | 第59-61页 |
3.9 本章小结 | 第61-62页 |
4 正交解调数字PDH稳频技术实验研究 | 第62-76页 |
4.1 硬件系统的实验验证 | 第62-64页 |
4.2 PDH稳频实验系统组成 | 第64-66页 |
4.3 实验研究与结果分析 | 第66-73页 |
4.3.1 实验研究 | 第66-73页 |
4.3.2 结果分析 | 第73页 |
4.4 噪声分析 | 第73-75页 |
4.5 本章小结 | 第75-76页 |
5 总结与展望 | 第76-78页 |
5.1 总结 | 第76-77页 |
5.2 展望 | 第77-78页 |
致谢 | 第78-80页 |
参考文献 | 第80-84页 |
附录 | 第84-91页 |