基于OFDM的高速数据通讯接口同步技术研究与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文的研究背景和选题意义 | 第7-8页 |
·OFDM同步技术简介 | 第8-9页 |
·本文的研究内容及章节安排 | 第9-11页 |
第二章 OFDM系统模型及关键技术 | 第11-17页 |
·OFDM系统的基本模型 | 第11-12页 |
·OFDM系统的基本实现及相关技术 | 第12-17页 |
·OFDM系统的基本实现 | 第12-13页 |
·实现中的关键技术 | 第13-17页 |
第三章 OFDM同步技术及同步误差分析 | 第17-37页 |
·各种同步误差对OFDM系统性能的影响 | 第17-26页 |
·载波偏差对系统性能的影响 | 第17-19页 |
·采样时钟偏差对系统性能的影响 | 第19-23页 |
·符号定时偏差对系统性能的影响 | 第23-26页 |
·OFDM系统同步方案 | 第26-37页 |
·OFDM系统同步过程 | 第26页 |
·载波同步 | 第26-29页 |
·样值同步 | 第29-32页 |
·符号同步 | 第32-37页 |
第四章 系统的同步方案 | 第37-53页 |
·1553总线系统的特性 | 第37-41页 |
·频谱兼容性分析 | 第37页 |
·高速数据通讯接口OFDM物理层 | 第37-38页 |
·高速数据通讯接口信道特性 | 第38-40页 |
·高速数据通讯接口参数设计 | 第40-41页 |
·系统同步方案 | 第41-43页 |
·同步框图 | 第41页 |
·符号同步 | 第41-43页 |
·采样时钟补偿 | 第43页 |
·系统性能理论仿真分析 | 第43-51页 |
·符号定时偏差对系统性能影响的理论仿真 | 第44-45页 |
·采样时钟偏差对系统性能影响的理论仿真 | 第45-51页 |
·实际系统性能测试 | 第51-53页 |
·不同信噪比下同步的性能 | 第51页 |
·采样时钟偏差下的系统性能 | 第51-53页 |
第五章 系统符号同步的FPGA实现 | 第53-61页 |
·硬件实现的框图 | 第53页 |
·硬件具体实现 | 第53-56页 |
·代价函数的计算 | 第54-55页 |
·输出同步脉冲 | 第55-56页 |
·系统资源占用情况 | 第56页 |
·算法的复杂度 | 第56页 |
·资源占用情况 | 第56页 |
·系统实现的难点 | 第56-58页 |
·全局时钟结构 | 第56-57页 |
·同步电路结构 | 第57页 |
·流水线结构 | 第57-58页 |
·系统性能测试 | 第58-61页 |
·Matlab下的仿真结果 | 第58-59页 |
·Modelsim下的仿真结果 | 第59页 |
·Signaltap采集的实际系统数据 | 第59-60页 |
·示波器采集的实际系统数据 | 第60-61页 |
第六章 总结与展望 | 第61-63页 |
·总结 | 第61页 |
·进一步工作的展望 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-69页 |
硕士期间的研究成果 | 第69-70页 |