VDSL2环路诊断功能设计及实现
| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 第1章 绪论 | 第8-14页 |
| 1.1 课题背景及研究的目的和意义 | 第8-10页 |
| 1.2 课题的研究现状和发展趋势 | 第10-12页 |
| 1.2.1 国内外网络接入技术发展的现状 | 第10-11页 |
| 1.2.2 国内外VDSL2 技术发展的现状 | 第11-12页 |
| 1.3 本文的主要研究内容 | 第12-14页 |
| 第2章 VDSL2 系统架构 | 第14-22页 |
| 2.1 VDSL2 协议模型和各相关模块的功能 | 第14-15页 |
| 2.2 VDSL2 工作过程 | 第15-18页 |
| 2.3 环路诊断工作过程 | 第18-20页 |
| 2.4 开发平台 | 第20-21页 |
| 2.5 本章小结 | 第21-22页 |
| 第3章 状态机和SOC模块的设计与实现 | 第22-33页 |
| 3.1 状态机设计 | 第22-23页 |
| 3.2 状态机实现 | 第23-27页 |
| 3.3 SOC模块设计与实现 | 第27-32页 |
| 3.3.1 AR模式消息收发的设计与实现 | 第27-30页 |
| 3.3.2 RQ模式消息收发的设计与实现 | 第30-32页 |
| 3.4 本章小结 | 第32-33页 |
| 第4章 数据收发模块的设计与实现 | 第33-47页 |
| 4.1 数据发送设计与实现 | 第33-38页 |
| 4.2 数据接收设计与实现 | 第38-45页 |
| 4.3 本章小结 | 第45-47页 |
| 第5章 环路诊断功能的验证 | 第47-56页 |
| 5.1 PV平台验证状态机模块 | 第47-48页 |
| 5.2 PV平台验证SOC模块与数据收发模块 | 第48-51页 |
| 5.3 FPGA平台功能验证 | 第51-55页 |
| 5.3.1 Bit影射不正确 | 第52-53页 |
| 5.3.2 Bit数据收发顺序不正确 | 第53-55页 |
| 5.4 本章小结 | 第55-56页 |
| 结论 | 第56-57页 |
| 参考文献 | 第57-61页 |
| 致谢 | 第61页 |