| 摘要 | 第4-5页 |
| ABSTRACT | 第5页 |
| 第1章 绪论 | 第8-13页 |
| 1.1 课题研究背景及意义 | 第8-9页 |
| 1.2 国内外发展现状分析 | 第9-11页 |
| 1.2.1 JTAG编程器在国内外发展现状 | 第9-10页 |
| 1.2.2 边界扫描测试技术在国内外发展现状 | 第10-11页 |
| 1.3 本文主要研究内容 | 第11-13页 |
| 第2章 JTAG编程器相关技术及总体方案 | 第13-24页 |
| 2.1 边界扫描测试技术与JTAG协议 | 第13-16页 |
| 2.1.1 边界扫描逻辑的基本结构 | 第13-16页 |
| 2.1.2 边界扫描测试指令集 | 第16页 |
| 2.2 USB总线技术 | 第16-20页 |
| 2.2.1 USB通信模式 | 第17-18页 |
| 2.2.2 USB数据传输及设备枚举 | 第18-20页 |
| 2.3 JTAG编程器配置过程的通信方式和体系结构 | 第20-21页 |
| 2.3.1 JTAG编程器配置编程过程的通信方式 | 第20页 |
| 2.3.2 JTAG编程器配置编程过程的体系结构 | 第20-21页 |
| 2.4 JTAG编程器总体方案设计 | 第21-23页 |
| 2.4.1 JTAG编程器配置接口电路与FPGA实验开发板系统结构 | 第21-22页 |
| 2.4.2 USB功能模块 | 第22页 |
| 2.4.3 JTAG功能模块 | 第22-23页 |
| 2.5 本章小结 | 第23-24页 |
| 第3章 编程器配置数据解析技术研究 | 第24-50页 |
| 3.1 编程器配置过程及内部通信机制研究方案设计 | 第24-30页 |
| 3.1.1 配置数据解析技术 | 第25页 |
| 3.1.2 编程器配置数据解析方案设计 | 第25-30页 |
| 3.2 FPGA配置过程时序 | 第30-41页 |
| 3.2.1 FPGA的编程与配置 | 第30页 |
| 3.2.2 Altera器件配置模式 | 第30-32页 |
| 3.2.3 JTAG编程器数据下载时序 | 第32-41页 |
| 3.3 JTAG编程器状态机设计 | 第41-44页 |
| 3.3.1 接收状态机设计 | 第41-44页 |
| 3.3.2 发送状态机设计 | 第44页 |
| 3.4 SPI接口模拟JTAG数据传输程序设计 | 第44-49页 |
| 3.5 本章小结 | 第49-50页 |
| 第4章 JTAG编程器平台设计与测试验证 | 第50-58页 |
| 4.1 JTAG编程器硬件电路设计实现 | 第50-52页 |
| 4.1.1 芯片选型 | 第50-51页 |
| 4.1.2 USB模块电路原理图设计 | 第51-52页 |
| 4.1.3 STM32与其他模块接口的电路图设计 | 第52页 |
| 4.2 JTAG编程器软件设计实现 | 第52-56页 |
| 4.2.1 USB模块软件设计 | 第53-55页 |
| 4.2.2 JTAG模块软件设计 | 第55-56页 |
| 4.3 编程器测试与验证 | 第56-57页 |
| 4.4 本章小结 | 第57-58页 |
| 结论 | 第58-59页 |
| 参考文献 | 第59-63页 |
| 致谢 | 第63页 |