小型化超宽带频率综合器技术研究
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 引言 | 第14-22页 |
1.1 频率综合器的概述 | 第14-16页 |
1.2 频率综合器的发展现状 | 第16-18页 |
1.3 小型化频率综合器的研究背景 | 第18-19页 |
1.4 本文的主要工作、研究意义 | 第19-22页 |
第二章 频率合成技术的基本理论 | 第22-54页 |
2.1 概述 | 第22-23页 |
2.2 直接模拟式频率合成技术 | 第23页 |
2.3 直接数字频率合成技术 | 第23-30页 |
2.3.1 DDS的基本原理与特点 | 第23-25页 |
2.3.2 DDS杂散与抑制技术研究 | 第25-30页 |
2.4 锁相频率合成技术 | 第30-48页 |
2.4.1 锁相环的基本理论 | 第31-35页 |
2.4.2 锁相环的主要性能分析 | 第35-41页 |
2.4.3 环路参数分析与设计 | 第41-46页 |
2.4.4 小数分频锁相环杂散抑制分析 | 第46-48页 |
2.5 小步进捷变频频率合成技术 | 第48-53页 |
2.5.1 DDS直接扩展技术 | 第48页 |
2.5.2 PLL小步进捷变频技术 | 第48-51页 |
2.5.3 DDS+PLL频率合成方案 | 第51-53页 |
2.6 小结 | 第53-54页 |
第三章 频率综合器的关键技术指标分析 | 第54-70页 |
3.1 相位噪声分析 | 第54-65页 |
3.1.1 相位噪声的基本概念 | 第54-56页 |
3.1.2 频率合成器中的相位噪声 | 第56-59页 |
3.1.3 相位噪声对雷达性能的影响 | 第59-65页 |
3.2 杂散分析 | 第65-67页 |
3.2.1 频率综合器的杂散分析 | 第65页 |
3.2.2 杂散对系统性能的影响 | 第65-66页 |
3.2.3 低杂散设计方法 | 第66-67页 |
3.3 捷变频技术及跳频时间测量 | 第67-68页 |
3.4 线性调频信号线性度分析 | 第68-69页 |
3.5 小结 | 第69-70页 |
第四章 超宽带细步进频率综合器设计实例 | 第70-88页 |
4.1 系统主要指标要求 | 第70页 |
4.2 系统设计方案 | 第70-72页 |
4.2.1 系统设计方案选取 | 第70-71页 |
4.2.2 系统设计原理框图 | 第71-72页 |
4.3 系统设计实现 | 第72-81页 |
4.3.1 宽带小数锁相环设计 | 第72-77页 |
4.3.2 宽带微波变频开关滤波组件设计 | 第77-79页 |
4.3.3 FPGA控制电路设计 | 第79-80页 |
4.3.4 系统结构设计 | 第80-81页 |
4.4 系统研制结果 | 第81-87页 |
4.5 小结 | 第87-88页 |
第五章 超宽带捷变频频率综合器设计实例 | 第88-100页 |
5.1 系统主要指标要求 | 第88页 |
5.2 系统设计方案 | 第88-89页 |
5.2.1 系统设计方案选取 | 第88页 |
5.2.2 系统设计原理框图 | 第88-89页 |
5.3 系统设计实现 | 第89-95页 |
5.3.1 宽带DA预置锁相环设计 | 第89-94页 |
5.3.2 宽带微波倍频组件设计 | 第94-95页 |
5.4 系统研制结果 | 第95-99页 |
5.5 小结 | 第99-100页 |
结束语 | 第100-102页 |
参考文献 | 第102-104页 |
致谢 | 第104-106页 |
作者简介 | 第106页 |