摘要 | 第6-8页 |
ABSTRACT | 第8-9页 |
第一章 概述 | 第15-18页 |
1.1 课题的背景及其研究意义 | 第15-16页 |
1.2 本文的研究目标 | 第16-17页 |
1.3 本章小节及其他章节安排 | 第17-18页 |
第二章 DAC 的基本结构 | 第18-29页 |
2.1 DAC 的分类 | 第18-25页 |
2.1.1 电压输出型 DAC | 第18-23页 |
2.1.2 电流输出型 DAC | 第23-25页 |
2.2 DAC 结构的比较 | 第25-28页 |
2.2.1 Kelvin 结构 DAC | 第26页 |
2.2.2 二进制 DAC | 第26-27页 |
2.2.3 分段结构 DAC | 第27-28页 |
2.3 DAC 结构的选取 | 第28-29页 |
第三章 动态器件匹配技术 | 第29-54页 |
3.1 动态器件匹配 | 第29-39页 |
3.1.1 数据加权平均(DWA) | 第31-34页 |
3.1.2 伪数据加权平均(Pseudo-DWA)[12] | 第34-36页 |
3.1.3 其他数据加权平均算法 | 第36-37页 |
3.1.4 随机动态器件匹配 | 第37-39页 |
3.2 PSD 分析及算法的选取 | 第39-41页 |
3.3 Pseudo-DWA 的电路实现 | 第41-54页 |
3.3.1 4 位温度码译码电路 | 第41-42页 |
3.3.2 4 位温度码编码电路 | 第42-44页 |
3.3.3 4 位加法器 | 第44-46页 |
3.3.4 4 位对数移位电路 | 第46-49页 |
3.3.5 其他逻辑电路 | 第49-54页 |
第四章 模拟自校准技术 | 第54-87页 |
4.1 模拟自校准技术的基本原理 | 第54页 |
4.2 基于模拟自校准技术的 DAC 设计 | 第54-85页 |
4.2.1 设计背景和基本要求 | 第55-56页 |
4.2.2 整体设计规划 | 第56-58页 |
4.2.3 DAC 单元 | 第58-73页 |
4.2.4 模拟自校准电路 | 第73-78页 |
4.2.5 参考及偏置电路 | 第78-81页 |
4.2.6 版图设计 | 第81-85页 |
4.3 DAC 设计的仿真结果分析 | 第85-87页 |
第五章 DEM 技术与 Calibration 技术的兼容性 | 第87-92页 |
5.1 兼容性与可行性 | 第87-88页 |
5.2 电路实现 | 第88-91页 |
5.3 仿真分析 | 第91-92页 |
第六章 全文总结 | 第92-93页 |
参考文献 | 第93-96页 |
缩略语 | 第96-97页 |
致谢 | 第97-98页 |
攻读学位期间发表的学术论文目录 | 第98页 |