摘要 | 第6-8页 |
ABSTRACT | 第8-9页 |
第一章 绪论 | 第12-17页 |
1.1 课题研究背景与意义 | 第12-13页 |
1.2 RFID国内外发展现状 | 第13-15页 |
1.2.1 国外发展现状 | 第13-14页 |
1.2.2 国内发展现状 | 第14-15页 |
1.3 论文主要研究内容和结构安排 | 第15-17页 |
1.3.1 论文的研究内容 | 第15-16页 |
1.3.2 论文的结构安排 | 第16-17页 |
第二章 UHF RFID读写器原理及自主标准协议分析 | 第17-23页 |
2.1 无线通信原理 | 第17-18页 |
2.2 UHF RFID读写器的系统组成 | 第18页 |
2.3 RFID国际标准 | 第18-19页 |
2.4 RFID自主标准协议分析 | 第19页 |
2.5 物理层概述 | 第19-23页 |
2.5.1 标签识别层概述 | 第20-21页 |
2.5.2 会话和盘点标志概述 | 第21-22页 |
2.5.3 标签状态机 | 第22-23页 |
第三章 读写器基带系统的硬件设计 | 第23-38页 |
3.1 基带硬件总体设计方案 | 第23-24页 |
3.2 逻辑控制模块设计 | 第24-29页 |
3.2.1 STM32F207最小系统设计 | 第24-26页 |
3.2.2 USB接口电路设计 | 第26-27页 |
3.2.3 以太网接口电路设计 | 第27-28页 |
3.2.4 看门狗复位电路设计 | 第28-29页 |
3.3 基带数字信号处理部分电路设计 | 第29-34页 |
3.3.1 FPGA处理器电路设计 | 第29-30页 |
3.3.2 ADC链路设计 | 第30-32页 |
3.3.3 DAC链路设计 | 第32-34页 |
3.4 电源电路设计 | 第34-36页 |
3.5 读写器PCB板设计实现 | 第36-37页 |
3.6 本章小结 | 第37-38页 |
第四章 读写器基带系统的软件设计 | 第38-56页 |
4.1 基带数字信号处理单元软件架构 | 第38-39页 |
4.2 TPP编码设计与实现 | 第39-43页 |
4.2.1 TPP编码方式 | 第39-40页 |
4.2.2 矩形波成形设计 | 第40-41页 |
4.2.3 TPP编码模块设计 | 第41-43页 |
4.3 FMO解码设计与实现 | 第43-46页 |
4.3.1 FMO码编码方式 | 第43-45页 |
4.3.2 FMO解码模块设计 | 第45-46页 |
4.4 逻辑控制单元软件设计 | 第46-54页 |
4.4.1 驱动层软件设计 | 第47-48页 |
4.4.2 协议层软件设计 | 第48-52页 |
4.4.3 应用层软件设计 | 第52-54页 |
4.5 上位机单元设计 | 第54-55页 |
4.6 本章小结 | 第55-56页 |
第五章 读写器基带系统的测试 | 第56-60页 |
5.1 系统测试方案与测试环境搭建 | 第56-57页 |
5.2 基带系统的测试 | 第57-59页 |
5.2.1 基带信号发射链路的测试 | 第57-58页 |
5.2.2 基带信号接收链路的测试 | 第58-59页 |
5.3 本章小结 | 第59-60页 |
第六章 总结与展望 | 第60-62页 |
6.1 论文总结 | 第60-61页 |
6.2 未来展望 | 第61-62页 |
参考文献 | 第62-65页 |
硕士期间研究成果及参与项目 | 第65-66页 |
致谢 | 第66页 |