多频电阻抗成像仪数据采集系统设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第13-21页 |
1.1 引言 | 第13-16页 |
1.1.1 多频电阻抗断层成像的研究意义 | 第13-15页 |
1.1.2 电阻抗成像原理和发展 | 第15-16页 |
1.2 电阻抗断层成像技术的定位 | 第16-17页 |
1.3 多频电阻抗成像技术的现状和技术难点 | 第17-18页 |
1.4 论文结构 | 第18-21页 |
第二章 基本原理以及总体设计方案研究 | 第21-27页 |
2.1 多频电阻抗成像仪数据采集系统简介 | 第21页 |
2.2 多频电阻抗成像仪数据采集系统基本原理 | 第21-23页 |
2.2.1 生物阻抗模型 | 第21-22页 |
2.2.2 Cole-Cole理论 | 第22-23页 |
2.3 多频电阻抗成像仪数据采集系统设计思想 | 第23-26页 |
2.3.1 多频电阻抗成像系统简介 | 第23-25页 |
2.3.2 激励信号源工作模式 | 第25-26页 |
2.4 多频电阻抗成像仪数据采集系统结构详解 | 第26页 |
2.5 本章小结 | 第26-27页 |
第三章 系统硬件电路设计以及分析 | 第27-51页 |
3.1 总体构成 | 第27-28页 |
3.2 信号采集单元 | 第28-41页 |
3.2.1 电极 | 第30-32页 |
3.2.2 隔离器 | 第32-35页 |
3.2.3 仪表放大器 | 第35-37页 |
3.2.4 程控放大器部分 | 第37-40页 |
3.2.5 模数转换ADC部分 | 第40-41页 |
3.3 底板部分 | 第41-51页 |
3.3.1 电源模块 | 第42-43页 |
3.3.2 有源晶振及复位模块 | 第43-46页 |
3.3.3 在线调试与烧写模块 | 第46-48页 |
3.3.4 激励源部分 | 第48-51页 |
第四章 多频电阻抗成像仪数据采集系统FPGA实现 | 第51-71页 |
4.1 时钟模块 | 第52-57页 |
4.1.1 锁相环(PLL) | 第53-54页 |
4.1.2 可编程时钟源(ICS) | 第54-57页 |
4.2 信号采集模块 | 第57-63页 |
4.2.1 程控放大(PGA) | 第57-59页 |
4.2.2 数模转换(ADC) | 第59-63页 |
4.3 激励源模块 | 第63-68页 |
4.3.1 模数转换(DAC) | 第63-65页 |
4.3.2 正弦波数据查询表ROM | 第65-68页 |
4.4 激励方式控制模块 | 第68-69页 |
4.5 与ARM接口模块 | 第69-70页 |
4.6 本章小结 | 第70-71页 |
第五章 总结和展望 | 第71-73页 |
5.1 研究总结 | 第71页 |
5.2 研究展望 | 第71-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-77页 |
作者简介 | 第77-78页 |