隔离型高精度DDS设计与实现
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第1章 绪论 | 第9-17页 |
| 1.1 课题来源及研究意义 | 第9-11页 |
| 1.1.1 弹载遥测综合测试系统 | 第9-10页 |
| 1.1.2 遥测综测系统的系数标定与校准 | 第10-11页 |
| 1.1.3 本课题的研究意义 | 第11页 |
| 1.2 频率合成技术 | 第11-13页 |
| 1.2.1 直接频率合成技术(DS) | 第12页 |
| 1.2.2 间接频率合成技术(IS) | 第12页 |
| 1.2.3 直接数字频率合成技术(DDS) | 第12-13页 |
| 1.3 DDS应用领域 | 第13-14页 |
| 1.3.1 实时模拟仿真的高精度信号 | 第13页 |
| 1.3.2 实现各种复杂方式的信号调制 | 第13页 |
| 1.3.3 作为理想的频率源,实现频率精调 | 第13-14页 |
| 1.4 DDS电路发展现状 | 第14-15页 |
| 1.4.1 采用高性能DDS芯片的解决方案 | 第14-15页 |
| 1.4.2 基于FPGA的解决方案 | 第15页 |
| 1.5 课题的主要工作 | 第15-17页 |
| 第2章 总体设计方案 | 第17-23页 |
| 2.1 DDS基本结构 | 第17-18页 |
| 2.2 DDS工作原理 | 第18-19页 |
| 2.2.1 相位累加器 | 第18页 |
| 2.2.2 加法器 | 第18-19页 |
| 2.2.3 波形存储器 | 第19页 |
| 2.2.4 D/A数模转换器 | 第19页 |
| 2.2.5 低通滤波器 | 第19页 |
| 2.3 总体设计方案 | 第19-21页 |
| 2.3.1 技术指标 | 第19-20页 |
| 2.3.2 设计方案 | 第20-21页 |
| 2.4 本章小结 | 第21-23页 |
| 第3章 DDS硬件系统设计 | 第23-39页 |
| 3.1 FPGA选型 | 第23-24页 |
| 3.2 相关EDA工具 | 第24-25页 |
| 3.2.1 Quartus II | 第24-25页 |
| 3.2.2 SOPC Builder | 第25页 |
| 3.3 单路DDS硬件设计 | 第25-32页 |
| 3.3.1 基于FPGA的DDS主模块 | 第26-28页 |
| 3.3.2 数模转换电路 | 第28-30页 |
| 3.3.3 低通滤波器设计 | 第30-31页 |
| 3.3.4 功率放大电路 | 第31-32页 |
| 3.4 多路隔离型DDS硬件系统设计 | 第32-37页 |
| 3.4.1 RS485通信模块 | 第32-33页 |
| 3.4.2 隔离 | 第33-35页 |
| 3.4.3 数据存储模块 | 第35-36页 |
| 3.4.4 开关矩阵 | 第36-37页 |
| 3.5 本章小结 | 第37-39页 |
| 第4章 DDS软件系统设计 | 第39-51页 |
| 4.1 通信协议 | 第39-42页 |
| 4.2 下位机软件设计 | 第42-47页 |
| 4.2.1 SOPC软硬件开发流程 | 第42-43页 |
| 4.2.2 μCOS嵌入式操作系统及其移植 | 第43-44页 |
| 4.2.3 下位机软件系统 | 第44-47页 |
| 4.3 上位机软件设计 | 第47-50页 |
| 4.4 本章小结 | 第50-51页 |
| 第5章 系统实现与测试 | 第51-57页 |
| 5.1 印刷电路板设计中的考虑 | 第51-52页 |
| 5.1.1 布局 | 第51页 |
| 5.1.2 布线 | 第51-52页 |
| 5.1.3 屏蔽与接地 | 第52页 |
| 5.2 系统实现 | 第52-54页 |
| 5.3 系统测试 | 第54-56页 |
| 5.4 本章小结 | 第56-57页 |
| 结论 | 第57-59页 |
| 参考文献 | 第59-61页 |
| 致谢 | 第61页 |