多普勒测速系统的信号处理技术研究
| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 第1章 绪论 | 第11-23页 |
| ·选题背景 | 第11页 |
| ·多普勒测速技术综述 | 第11-19页 |
| ·已有多普勒测速系统的信号处理技术 | 第19-22页 |
| ·论文主要工作及安排 | 第22-23页 |
| 第2章 多普勒测速原理 | 第23-33页 |
| ·多普勒效应 | 第23-24页 |
| ·多普勒测速原理 | 第24-26页 |
| ·连续波多普勒测速 | 第26-30页 |
| ·多普勒测速系统结构 | 第30-32页 |
| ·本章小结 | 第32-33页 |
| 第3章 多普勒测速系统的数字信号处理电路设计 | 第33-67页 |
| ·概述 | 第33-34页 |
| ·载波信号产生电路 | 第34-40页 |
| ·Cordic算法原理 | 第34-37页 |
| ·Cordic算法产生正弦波 | 第37-38页 |
| ·Cordic算法产生正弦波的FPGA实现 | 第38-40页 |
| ·多普勒信号产生电路 | 第40-49页 |
| ·前置预处理电路 | 第40页 |
| ·数字锁定放大器的设计 | 第40-49页 |
| ·差频测试电路 | 第49-57页 |
| ·概述 | 第49-50页 |
| ·数字频率计的工作原理 | 第50-53页 |
| ·数字频率计的电路设计 | 第53-57页 |
| ·D/A、A/D转换器的分析与设计 | 第57-61页 |
| ·D/A转换器的分析与设计 | 第57-59页 |
| ·A/D转化器的分析与设计 | 第59-61页 |
| ·底层平台以及通信模块的分析与设计 | 第61-66页 |
| ·DSP底层软件的设计 | 第61-62页 |
| ·FPGA与DSP之间的通信与同步 | 第62-63页 |
| ·DSP与PC机的通信模块设计 | 第63-66页 |
| ·本章小结 | 第66-67页 |
| 第4章 实验结果与分析 | 第67-79页 |
| ·多普勒测速数字系统的噪声分析与参数优化 | 第67-73页 |
| ·A/D采样引入的量化噪声 | 第67-68页 |
| ·Cordic算法引入的噪声 | 第68-70页 |
| ·数字系统总噪声 | 第70-71页 |
| ·数字系统的参数优化 | 第71-73页 |
| ·多普勒测速系统的实验结果 | 第73-76页 |
| ·实验误差分析 | 第76-78页 |
| ·本章小结 | 第78-79页 |
| 第5章 总结与展望 | 第79-81页 |
| 参考文献 | 第81-85页 |
| 致谢 | 第85页 |