| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第一章 绪论 | 第9-12页 |
| ·MCU 中国市场分析 | 第9页 |
| ·32 位MCU 的国外主要供应商 | 第9-10页 |
| ·国内自主开发32 位MCU 的现状 | 第10页 |
| ·论文内容与结构 | 第10-12页 |
| 第二章 基于CK510 嵌入式CPU 的MCU 总体架构 | 第12-16页 |
| ·本论文设计的MCU 总体架构 | 第12-13页 |
| ·CK510 嵌入式CPU | 第13-15页 |
| ·本章小节 | 第15-16页 |
| 第三章 AMBA 总线模块的设计 | 第16-24页 |
| ·AMBA AHB 总线模块的设计 | 第16-20页 |
| ·AHB 仲裁器的设计 | 第17-19页 |
| ·AHB 译码器的设计 | 第19页 |
| ·Dummy master 的设计 | 第19页 |
| ·Default slave 的设计 | 第19-20页 |
| ·多路选择器的设计 | 第20页 |
| ·APB 总线桥的设计 | 第20-23页 |
| ·本章小节 | 第23-24页 |
| 第四章 Memory 控制器的设计 | 第24-43页 |
| ·SRAM 控制器的设计 | 第24-27页 |
| ·SRAM 控制器的接口 | 第24-25页 |
| ·SRAM 控制器的设计 | 第25-27页 |
| ·Flash 控制器的设计 | 第27-30页 |
| ·Flash 控制器的接口与命令 | 第27-29页 |
| ·Flash 控制器的设计 | 第29-30页 |
| ·DDR 控制器的设计 | 第30-42页 |
| ·DDR SDRAM 的结构、命令和读写时序 | 第30-35页 |
| ·DDR 控制器的结构设计 | 第35-36页 |
| ·DDR_AHB_IF 模块的设计 | 第36-38页 |
| ·DDR_CTRL_IP 模块的设计 | 第38-42页 |
| ·本章小节 | 第42-43页 |
| 第五章 DMA 控制器的设计 | 第43-49页 |
| ·DMA 控制器的传输方式和接口 | 第43-45页 |
| ·DMA 控制器的结构设计和寄存器设计 | 第45-46页 |
| ·DMA_APB 接口模块的设计 | 第46页 |
| ·DMA_AHB 接口模块的设计 | 第46-48页 |
| ·DMA 总控制模块的设计 | 第48页 |
| ·本章小节 | 第48-49页 |
| 第六章 APB 外围模块的设计 | 第49-62页 |
| ·中断控制器设计 | 第49-52页 |
| ·中断控制器的结构设计和寄存器设计 | 第50-52页 |
| ·中断控制器的模块设计 | 第52页 |
| ·定时器设计 | 第52-53页 |
| ·UART 设计 | 第53-59页 |
| ·UART 的结构设计和寄存器设计 | 第54-57页 |
| ·串行发送模块的设计 | 第57-58页 |
| ·串行接收模块设计 | 第58-59页 |
| ·波特率发生器模块的设计 | 第59页 |
| ·GPIO 设计 | 第59-61页 |
| ·本章小节 | 第61-62页 |
| 第七章 MCU 的模块集成与功能验证 | 第62-70页 |
| ·MCU 的模块集成 | 第62页 |
| ·MCU 验证平台的构建 | 第62-64页 |
| ·MCU 的功能仿真 | 第64-69页 |
| ·AMBA 总线的功能仿真 | 第64-66页 |
| ·Memory Controller 的功能仿真 | 第66-68页 |
| ·DMA Controller 的功能仿真 | 第68页 |
| ·APB 外围模块的功能仿真 | 第68-69页 |
| ·MCU 各模块的综合结果 | 第69页 |
| ·本章小节 | 第69-70页 |
| 第八章 总结和展望 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-75页 |
| 附录 | 第75-76页 |
| 详细摘要 | 第76-78页 |