摘要 | 第1-3页 |
ABSTRACT | 第3-6页 |
第1章 绪论 | 第6-12页 |
·课题的研究背景 | 第6-7页 |
·可重构计算的发展 | 第7-8页 |
·动态可重构计算技术 | 第8-10页 |
·动态可重构计算中演化硬件理论的研究意义 | 第10页 |
·论文的主要内容和创新点 | 第10-12页 |
第2章 应用于可重构计算的FPSLIC芯片的适用特性分析 | 第12-22页 |
·FPSLIC的体系结构 | 第12-13页 |
·FPGA的动态可重构特性分析 | 第13-16页 |
·部分重构的配置原理 | 第16-19页 |
·FPSLIC适用于动态可重构计算的可行性可析 | 第19-21页 |
·本章小结 | 第21-22页 |
第3章 可重构计算系统的软硬件设计方法 | 第22-37页 |
·软硬件协同设计在可重构计算中的应用 | 第22-25页 |
·FPSLIC的开发平台介绍 | 第25-26页 |
·基于FPSLIC的动态可重构计算软硬件架构研究 | 第26-36页 |
·空域计算与时域计算的任务划分原则 | 第26-29页 |
·并发及并行规划策略 | 第29-31页 |
·模块动态规划的相关技术 | 第31-34页 |
·架构设计思路描述 | 第34-36页 |
·本章小结 | 第36-37页 |
第4章 演化硬件在动态可重构计算中的应用 | 第37-46页 |
·演化硬件的基本思想 | 第37-38页 |
·演化硬件技术的分类和发展 | 第38-39页 |
·演化硬件设计一般流程 | 第39-40页 |
·演化算法分析 | 第40-43页 |
·简单遗传算法SGA的基本流程 | 第40页 |
·演化计算的相关理论 | 第40-41页 |
·用于硬件演化的演化算法特殊编码方式 | 第41-43页 |
·基于动态可重构计算的演化硬件设计 | 第43-45页 |
·本章小结 | 第45-46页 |
第5章 动态可重构计算的实例分析 | 第46-65页 |
·动态可重构计算的软硬件动态切换实例 | 第46-48页 |
·实验步骤 | 第46-47页 |
·实验结论 | 第47-48页 |
·空域计算模块的效率对比实验 | 第48-54页 |
·实验条件和目标 | 第48-49页 |
·空域计算模块的数据流驱动方式设计 | 第49-52页 |
·空域计算模块在可重构体系结构中的调度 | 第52-53页 |
·动态可重构计算与时域计算的计算效率对比 | 第53-54页 |
·硬件演化生成IP核的仿真实验 | 第54-61页 |
·实验条件和目标 | 第54-55页 |
·FPGA原理分析 | 第55-58页 |
·硬件功能的仿真模型 | 第58-59页 |
·实验结果分析 | 第59-61页 |
·动态可重构计算的系统自修复研究与实现方案 | 第61-64页 |
·有意识自修复 | 第61页 |
·仿生自修复 | 第61-64页 |
·本章小结 | 第64-65页 |
第6章 结束语 | 第65-66页 |
·课题研究要点与成果 | 第65页 |
·进一步研究建议 | 第65-66页 |
参考文献 | 第66-69页 |
附录(部分源代码摘录) | 第69-81页 |
个人简历及研究生学习期间发表的论文 | 第81-82页 |
致谢 | 第82页 |