多通道60MspsPXI数字化仪研制
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 绪论 | 第10-16页 |
| ·研究的目的和意义 | 第10-11页 |
| ·数字化仪概述 | 第11-12页 |
| ·国内外现状分析 | 第12-14页 |
| ·国内在该领域的发展现状 | 第12-13页 |
| ·国外在该领域的发展现状 | 第13-14页 |
| ·论文的主要内容及文章结构 | 第14-16页 |
| 第2章 数字化仪总体方案设计 | 第16-26页 |
| ·功能及技术指标 | 第16-17页 |
| ·模拟信号 | 第16页 |
| ·时钟信号 | 第16-17页 |
| ·I/O 信号 | 第17页 |
| ·硬件总体方案 | 第17-23页 |
| ·硬件总体结构 | 第17-18页 |
| ·模拟通道设计方案 | 第18-20页 |
| ·高速缓存设计方案 | 第20-21页 |
| ·PXI 接口设计方案 | 第21-22页 |
| ·硬件总体设计方案 | 第22-23页 |
| ·软件总体方案 | 第23-25页 |
| ·驱动程序设计 | 第23-24页 |
| ·软面板设计 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第3章 数字化仪硬件电路设计 | 第26-49页 |
| ·主控器 FPGA 选择 | 第26-27页 |
| ·数据采集电路设计 | 第27-32页 |
| ·信号调理电路 | 第27-31页 |
| ·ADC 采集电路 | 第31-32页 |
| ·DDR2 SDRAM 高速缓存电路设计 | 第32-35页 |
| ·PXI 接口电路设计 | 第35-37页 |
| ·触发系统设计 | 第37-38页 |
| ·时钟系统设计 | 第38-39页 |
| ·模块电源设计 | 第39-42页 |
| ·电源需求及功耗预算 | 第39-40页 |
| ·电源设计 | 第40-42页 |
| ·PCB 设计与仿真 | 第42-48页 |
| ·PCB 设计 | 第42-43页 |
| ·PCB 仿真 | 第43-48页 |
| ·本章小结 | 第48-49页 |
| 第4章 FPGA 控制逻辑设计 | 第49-62页 |
| ·控制逻辑总体设计 | 第49-51页 |
| ·系统时钟分配 | 第51-52页 |
| ·模拟通道控制及数据采集接收 | 第52-55页 |
| ·DDR2 SDRAM 控制逻辑设计 | 第55-56页 |
| ·PCI 接口逻辑设计 | 第56-57页 |
| ·触发逻辑设计 | 第57-60页 |
| ·单卡间触发同步 | 第57-59页 |
| ·多板卡间触发同步 | 第59-60页 |
| ·时钟控制逻辑设计 | 第60-61页 |
| ·本章总结 | 第61-62页 |
| 第5章 软件设计与系统测试 | 第62-79页 |
| ·软件设计 | 第62-69页 |
| ·驱动程序整体设计 | 第62-63页 |
| ·配置函数设计 | 第63-65页 |
| ·测量函数的设计 | 第65-66页 |
| ·软面板总体设计 | 第66-67页 |
| ·用户界面设计 | 第67页 |
| ·测试软件实现 | 第67-69页 |
| ·硬件调试 | 第69-73页 |
| ·测试环境的建立 | 第70页 |
| ·DDR2 SDRAM 调试 | 第70-71页 |
| ·触发系统调试 | 第71-72页 |
| ·软硬件功能测试 | 第72-73页 |
| ·模块性能测试 | 第73-78页 |
| ·模拟通道性能测试及分析 | 第73-75页 |
| ·频响带宽 | 第75-76页 |
| ·信噪比 | 第76-77页 |
| ·有效位数 | 第77-78页 |
| ·本章小结 | 第78-79页 |
| 结论 | 第79-80页 |
| 参考文献 | 第80-84页 |
| 攻读学位期间发表的学术论文及专利申请 | 第84-86页 |
| 致谢 | 第86-87页 |