基于FPGA的电子式互感器采集和同步技术研究与设计
摘要 | 第1-5页 |
Abstract | 第5-10页 |
第1章 绪论 | 第10-16页 |
·研究背景及意义 | 第10-11页 |
·国内外研究现状 | 第11-13页 |
·国内外电子互感器研究现状 | 第11-12页 |
·国内外合并单元研究现状 | 第12-13页 |
·主要研究内容 | 第13-14页 |
·论文组织结构 | 第14-16页 |
第2章 数字化变电站相关理论及关键技术 | 第16-28页 |
·基于 IEC61850 标准的数字化变电站 | 第16-18页 |
·电子式互感器 | 第18-22页 |
·系统结构 | 第18-20页 |
·Rogowski 线圈工作原理 | 第20-21页 |
·合并单元功能结构 | 第21-22页 |
·FPGA 设计原理 | 第22-27页 |
·FPGA 基本原理 | 第22页 |
·FPGA 功能模块 | 第22-24页 |
·FPGA 开发流程 | 第24-27页 |
·SoPC 软硬件协同设计 | 第27页 |
·本章小结 | 第27-28页 |
第3章 电子式互感器电气量采集系统总体设计 | 第28-38页 |
·同步采样方法研究 | 第28-29页 |
·高压侧与低压侧数据通信方式选择 | 第29-31页 |
·电子式互感器采集系统的总体设计 | 第31-36页 |
·硬件开发平台 | 第33-34页 |
·软件系统设计 | 第34-35页 |
·采集系统的 SoPC 体系结构设计 | 第35-36页 |
·本章小结 | 第36-38页 |
第4章 电子式互感器信号处理模块设计 | 第38-60页 |
·前端信号预处理模块设计 | 第38-49页 |
·模拟信号的放大处理 | 第38-39页 |
·抗混叠滤波器设计 | 第39-41页 |
·数字积分器设计和初值选择研究 | 第41-49页 |
·合并单元设计 | 第49-59页 |
·FIFO 模块设计 | 第49-51页 |
·CRC 模块设计 | 第51-52页 |
·A/D 转换器的采样模块设计 | 第52-57页 |
·MAC 模块 | 第57-59页 |
·本章小结 | 第59-60页 |
第5章 基于 FPGA 的合并单元同步模块设计 | 第60-76页 |
·合并单元同步模块设计 | 第60-62页 |
·同步模块工作原理 | 第60-61页 |
·同步模块设计 | 第61-62页 |
·GPS 判断模块 | 第62-67页 |
·GPS 有效性判断分析 | 第62-65页 |
·GPS 判断模块设计 | 第65-67页 |
·同步采样脉冲的产生 | 第67-75页 |
·误差分析 | 第68-70页 |
·误差校正模块设计 | 第70-73页 |
·错误处理模块设计 | 第73-75页 |
·本章小结 | 第75-76页 |
第6章 仿真与分析 | 第76-82页 |
·综合设计 | 第76-77页 |
·合并单元信号处理模块的仿真与分析 | 第77-78页 |
·FIFO 模块仿真 | 第77页 |
·CRC 校验模块仿真 | 第77-78页 |
·采样模块仿真 | 第78页 |
·总体仿真 | 第78页 |
·合并单元同步模块仿真与分析 | 第78-81页 |
·本章小结 | 第81-82页 |
结论 | 第82-84页 |
参考文献 | 第84-88页 |
攻读硕士学位期间发表的学术论文 | 第88-90页 |
致谢 | 第90页 |