GPS基带处理芯片的低功耗设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·集成电路设计趋向低功耗 | 第7页 |
| ·国内外GPS芯片行业的发展 | 第7-8页 |
| ·国外GPS芯片现状 | 第8页 |
| ·国内GPS芯片现状 | 第8页 |
| ·主要研究内容与章节安排 | 第8-11页 |
| 第二章 功耗基本原理 | 第11-17页 |
| ·功耗的构成 | 第11-14页 |
| ·翻转功耗 | 第11-12页 |
| ·短路功耗 | 第12页 |
| ·泄漏功耗 | 第12-14页 |
| ·亚阈值漏电流 | 第13页 |
| ·反偏二级管漏电流 | 第13页 |
| ·栅氧隧穿漏电流 | 第13-14页 |
| ·功耗评估原理 | 第14-17页 |
| ·静态功耗 | 第14页 |
| ·翻转功耗 | 第14页 |
| ·内部功耗 | 第14-17页 |
| 第三章 标准低功耗设计方法 | 第17-25页 |
| ·低功耗设计方法概述 | 第17-18页 |
| ·多电压域与动态管理 | 第18-19页 |
| ·电源门控 | 第19-22页 |
| ·多阈值电压技术 | 第22页 |
| ·门控时钟技术 | 第22-24页 |
| ·动态时钟管理技术 | 第24-25页 |
| 第四章 GPS基带芯片的低功耗设计 | 第25-47页 |
| ·整体架构 | 第25-26页 |
| ·功耗预算 | 第26-29页 |
| ·RAM功耗预估 | 第26-27页 |
| ·内核逻辑功耗预估 | 第27页 |
| ·时钟树功耗预估 | 第27-28页 |
| ·I/O功耗 | 第28页 |
| ·微单元功耗 | 第28页 |
| ·内核功耗与I/O功耗的比例 | 第28-29页 |
| ·电源管理设计 | 第29-35页 |
| ·供电系统 | 第29-31页 |
| ·工作模式管理 | 第31-35页 |
| ·可控性时钟设计 | 第35-38页 |
| ·时钟定义 | 第36-37页 |
| ·时钟控制寄存器 | 第37-38页 |
| ·门控时钟 | 第38-41页 |
| ·借助工具插入门控 | 第38-40页 |
| ·手动插入门控 | 第40-41页 |
| ·时钟树功耗优化 | 第41-42页 |
| ·内嵌SRAM的低功耗策略 | 第42-47页 |
| ·分割存储单元 | 第42-44页 |
| ·增加数据总线宽度 | 第44-45页 |
| ·彻底关闭RAM | 第45-47页 |
| 第五章 功耗评估与测试 | 第47-52页 |
| ·使用EDA工具评估功耗 | 第47-49页 |
| ·平均功耗 | 第47-49页 |
| ·功耗随时间的动态变化 | 第49页 |
| ·芯片功耗测量 | 第49-52页 |
| ·测量方案 | 第49-50页 |
| ·测量结果 | 第50-52页 |
| 第六章 总结与展望 | 第52-53页 |
| 致谢 | 第53-54页 |
| 参考文献 | 第54-56页 |