cdma2000-1x系统下行链路接收处理模块的设计与实现
表目录 | 第1-7页 |
图目录 | 第7-9页 |
摘要 | 第9-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-14页 |
·引言 | 第11页 |
·背景和意义 | 第11-12页 |
·结构和贡献 | 第12-14页 |
第二章 下行链路接收处理模块概述 | 第14-18页 |
·系统结构与组成 | 第14-15页 |
·DPM设计需求及其结构与组成 | 第15-16页 |
·DPM的主要功能与工作流程 | 第16-17页 |
·DPM功能 | 第16-17页 |
·DPM工作流程 | 第17页 |
·本章小结 | 第17-18页 |
第三章 下行链路接收处理模块的设计实现 | 第18-55页 |
·概述 | 第18页 |
·DPM模块硬件设计 | 第18-40页 |
·需求分析与设计 | 第18-20页 |
·接口部分设计 | 第20-23页 |
·终端模块兼容性设计 | 第23-24页 |
·上电保护设计 | 第24页 |
·复位部分设计 | 第24-27页 |
·PCB设计 | 第27-37页 |
·CPLD设计 | 第37-40页 |
·DPM模块软件设计 | 第40-53页 |
·MPC860体系结构 | 第41-43页 |
·软件功能模块的划分 | 第43-44页 |
·任务的调度与通信机制 | 第44-48页 |
·中断处理机制 | 第48-50页 |
·异常管理 | 第50-52页 |
·在线测试 | 第52-53页 |
·本章小结 | 第53-55页 |
第四章 高速多路串口通信处理技术 | 第55-62页 |
·方法比较 | 第55-56页 |
·算法描述 | 第56-57页 |
·门限设计 | 第57-58页 |
·门限度量标准的选择 | 第57-58页 |
·门限的计算 | 第58页 |
·测试与分析 | 第58-61页 |
·均衡负载情况 | 第60页 |
·非均衡负载情况 | 第60-61页 |
·本章小结 | 第61-62页 |
第五章 以太网数据处理技术 | 第62-71页 |
·以太网业务特点 | 第62-66页 |
·测试分析 | 第63-66页 |
·实现方法 | 第66-69页 |
·多级并行管道结构 | 第66-67页 |
·环形缓存队列 | 第67-69页 |
·UDP协议栈设计 | 第69-70页 |
·高速性设计 | 第69-70页 |
·可靠性设计 | 第70页 |
·本章小结 | 第70-71页 |
结束语 | 第71-72页 |
参考文献 | 第72-74页 |
附录A DPM布局图 | 第74-75页 |
附录B DPM布线图 | 第75-76页 |
作者简历 攻读硕士学位期间完成的主要工作 | 第76-77页 |
致谢 | 第77页 |