基于NiosⅡ的高速数据采集系统的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-12页 |
·课题研究的目的和意义 | 第8-10页 |
·高速数据采集系统的发展概况和前景 | 第10-11页 |
·本文的主要工作及内容安排 | 第11-12页 |
2 系统总体方案的设计 | 第12-15页 |
·系统的工作原理 | 第12页 |
·器件的选择和总体方案的设计 | 第12-15页 |
3 系统硬件设计 | 第15-31页 |
·CAN 总线通信模块的设计 | 第15-24页 |
·FPGA 模块的设计 | 第24-27页 |
·时钟模块的设计 | 第27-28页 |
·ADC 模块的设计 | 第28-29页 |
·电源模块的设计 | 第29-31页 |
4 系统软件设计 | 第31-66页 |
·基于NiosⅡ软核处理器的SOPC 设计 | 第31-39页 |
·CAN 总线控制器模块的设计 | 第39-47页 |
·数据处理模块的设计 | 第47-53页 |
·时钟配置模块的设计 | 第53-56页 |
·ADC 控制模块的设计 | 第56-58页 |
·NiosⅡ控制系统的设计 | 第58-66页 |
5 系统测试与讨论 | 第66-75页 |
·系统各功能模块的调试与讨论 | 第66-71页 |
·系统调试与讨论 | 第71-75页 |
6 总结与展望 | 第75-77页 |
·总结 | 第75-76页 |
·展望 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |