基于FPGA电子式电流互感器合并单元的研究
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
1 绪论 | 第8-14页 |
·课题的目的、来源和意义 | 第8-9页 |
·电流互感器的发展及现状 | 第9-13页 |
·本文的主要内容 | 第13-14页 |
2 电子式互感器介绍 | 第14-27页 |
·电子式互感器的分类及工作原理 | 第14-17页 |
·有源型电子式电流互感器的结构 | 第17-27页 |
3 合并单元的定义及其功能组成 | 第27-36页 |
·合并单元的提出与定义 | 第27-28页 |
·合并单元数据输出的标准化 | 第28-33页 |
·合并单元的功能模块设计及技术要求 | 第33-35页 |
·本章小结 | 第35-36页 |
4 基于FPGA 的合并单元的硬件设计 | 第36-50页 |
·基于FPGA 的SOC 技术 | 第36-40页 |
·硬件整体设计 | 第40-41页 |
·同步信号的硬件实现 | 第41-43页 |
·SPI 通信接口电路的设计 | 第43-45页 |
·数据输出接口的硬件设计 | 第45-48页 |
·上位机通讯接口 | 第48-49页 |
·本章小结 | 第49-50页 |
5 基于FPGA 的合并单元的软件设计 | 第50-68页 |
·系统初始化 | 第50-51页 |
·同步脉冲的产生 | 第51-53页 |
·数据计算及处理 | 第53-58页 |
·网络通信的软件实现 | 第58-68页 |
6 总结 | 第68-70页 |
·研究总结 | 第68页 |
·课题展望 | 第68-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-74页 |