数字电路在线进化设计研究
摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 演化硬件绪论 | 第11-19页 |
·演化硬件概述 | 第11-16页 |
·演化硬件的定义及应用价值 | 第11-12页 |
·演化硬件的原理及实现方法 | 第12-13页 |
·演化硬件的分类及研究现状 | 第13-16页 |
·数字演化硬件的技术及发展现状 | 第16-17页 |
·数字系统硬件进化方法 | 第16-17页 |
·数字系统硬件进化的研究难点与发展方向 | 第17页 |
·本文的研究内容和结构 | 第17-19页 |
第二章 演化硬件技术基础 | 第19-32页 |
·遗传算法的基本思想 | 第19-21页 |
·遗传算法的基本实现技术 | 第21-26页 |
·演化硬件技术的编码方法 | 第21-22页 |
·适应度函数 | 第22-23页 |
·遗传算子介绍 | 第23-25页 |
·演化算法的运行参数 | 第25-26页 |
·可重构硬件 | 第26-31页 |
·可编程器件概述 | 第26-27页 |
·FPGA 的结构和特点 | 第27-28页 |
·Virtex 系列FPGA 结构介绍 | 第28-30页 |
·FPGA 的动态及部分可重构特性 | 第30-31页 |
·本章小结 | 第31-32页 |
第三章 演化硬件的实现平台 | 第32-42页 |
·硬件平台介绍 | 第32-33页 |
·JBITS API 软件开发平台 | 第33-39页 |
·JBits 环境 | 第34-36页 |
·JBits 静态和动态设计 | 第36-37页 |
·JBits 支持动态局部重构 | 第37-38页 |
·JBits 对位流文件的控制 | 第38-39页 |
·GENETICFPGA 的功能模块 | 第39-41页 |
·本章小结 | 第41-42页 |
第四章 自适应进化算法研究 | 第42-51页 |
·进化算法 | 第42-44页 |
·HereBoy 算法 | 第42-43页 |
·进化策略 | 第43-44页 |
·增强型进化算法 | 第44页 |
·自适应策略 | 第44-46页 |
·变异位数自适应策略 | 第45页 |
·选择算子自适应策略 | 第45-46页 |
·编码方法与适应度函数 | 第46-49页 |
·分段编码方法 | 第46-47页 |
·适应度函数的确定 | 第47-49页 |
·实验结果分析与讨论 | 第49-50页 |
·本章小结 | 第50-51页 |
第五章 较大规模数字逻辑电路进化实现 | 第51-73页 |
·较大规模数字电路演化设计方法研究 | 第51-60页 |
·函数级进化硬件 | 第51-53页 |
·用函数型可编程器件实现演化硬件 | 第53-55页 |
·基于函数级FPGA 原型的硬件内部进化模型 | 第55-57页 |
·基于引脚分解策略的组合逻辑电路的进化 | 第57-60页 |
·数字电路多级分解进化 | 第60-64页 |
·复杂逻辑电路多级分解进化思想及方法 | 第60-62页 |
·进化算法 | 第62-63页 |
·电路编码与适应度函数构造 | 第63-64页 |
·多位加法器的分级进化实现 | 第64-69页 |
·一位全加器的进化实现 | 第65-67页 |
·多位加法器的二级进化实现 | 第67-69页 |
·多级分级分解进化的实验结果分析 | 第69-71页 |
·多级分解进化的总结与讨论 | 第71-72页 |
·本章小结 | 第72-73页 |
第六章 总结与展望 | 第73-76页 |
·主要研究成果与贡献 | 第73-74页 |
·进一步的研究方向和设想 | 第74-76页 |
参考文献 | 第76-80页 |
致谢 | 第80-81页 |
在学期间发表的学术论文 | 第81页 |