首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

多机环境下总线接口部件的设计与研究

摘要第1-4页
Abstract第4-5页
目录第5-8页
第一章 绪论第8-16页
   ·课题背景及来源第8-10页
   ·多处理器系统的发展状况第10-14页
     ·多处理器系统结构的分类第10-12页
     ·国外多处理器研究的发展状况第12-13页
     ·国内多处理器研究的发展状况第13-14页
   ·论文的研究内容及结构安排第14-16页
第二章 “龙腾R2”微处理器I/O系统界面分析第16-34页
   ·“龙腾R2”处理器的微体系结构第16-18页
   ·“龙腾R2”微处理器的寻址方式第18-20页
     ·间接寻址第18页
     ·基值寻址第18-19页
     ·寄存器变址寻址第19-20页
   ·“龙腾R2”微处理器的高速缓存一致性第20-27页
     ·SMP系统中的高速缓存一致性第20-21页
     ·“龙腾R2”的侦听协议第21-27页
   ·PowerPC 60X总线协议第27-34页
     ·总线接口信号简介第27-29页
     ·总线周期第29-32页
     ·总线工作模式第32-34页
第三章 “龙腾R2”总线接口部件的设计第34-52页
   ·总线接口部件的功能分析及结构设计第34-36页
   ·预处理逻辑第36-38页
   ·异步逻辑第38-44页
     ·亚稳态问题的存在及解决第38-39页
     ·异步FIFO的结构第39-40页
     ·空/满标志的生成第40-42页
     ·“龙腾R2”中异步FIFO的设计第42-44页
   ·总线控制逻辑第44-48页
     ·地址总线控制状态机第44-45页
     ·数据总线控制状态机第45-47页
     ·FIFO和总线之间的数据通路第47-48页
   ·总线侦听逻辑第48-52页
     ·“龙腾R2”维护高速缓存一致性的设计第48-49页
     ·总线侦听逻辑的数据通路第49-50页
     ·总线侦听逻辑的控制状态机第50-52页
第四章 多处理器环境下总线接口部件的优化第52-65页
   ·减小总线负载的方案第52-61页
     ·“龙腾R2”存储系统的结构第52-53页
     ·牺牲者缓冲区第53-58页
     ·合并写缓冲区第58-61页
   ·总线协议的优化方案第61-65页
     ·地址总线周期的优化第61-62页
     ·数据总线操作的完全乱序第62-63页
     ·数据干涉(data intervention)第63-65页
第五章 “龙腾R2”微处理器的功能验证第65-83页
   ·基于功能覆盖率的验证环境的构建方法第65-69页
     ·功能覆盖率第65-66页
     ·Testbench的结构第66-68页
     ·基于功能覆盖率的验证环境的构建第68-69页
   ·总线接口部件的模块级验证第69-76页
     ·验证环境的搭建第69-74页
     ·验证的结果第74-76页
   ·“龙腾R2”的系统级验证第76-83页
     ·“龙腾R2”指令系统的验证第76-78页
     ·“龙腾R2”基于FPGA的功能验证第78-83页
第六章 结束语第83-84页
参考文献第84-87页
硕士期间发表的论文和参加的工作第87-88页
致谢第88-89页
西北工业大学学位论文知识产权声明书第89页
西北工业大学学位论文原创性声明第89页

论文共89页,点击 下载论文
上一篇:初中作文评价研究
下一篇:二斑叶螨(Tetranychus Urticae Koch)生物学特性及防治技术研究