多机环境下总线接口部件的设计与研究
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-16页 |
·课题背景及来源 | 第8-10页 |
·多处理器系统的发展状况 | 第10-14页 |
·多处理器系统结构的分类 | 第10-12页 |
·国外多处理器研究的发展状况 | 第12-13页 |
·国内多处理器研究的发展状况 | 第13-14页 |
·论文的研究内容及结构安排 | 第14-16页 |
第二章 “龙腾R2”微处理器I/O系统界面分析 | 第16-34页 |
·“龙腾R2”处理器的微体系结构 | 第16-18页 |
·“龙腾R2”微处理器的寻址方式 | 第18-20页 |
·间接寻址 | 第18页 |
·基值寻址 | 第18-19页 |
·寄存器变址寻址 | 第19-20页 |
·“龙腾R2”微处理器的高速缓存一致性 | 第20-27页 |
·SMP系统中的高速缓存一致性 | 第20-21页 |
·“龙腾R2”的侦听协议 | 第21-27页 |
·PowerPC 60X总线协议 | 第27-34页 |
·总线接口信号简介 | 第27-29页 |
·总线周期 | 第29-32页 |
·总线工作模式 | 第32-34页 |
第三章 “龙腾R2”总线接口部件的设计 | 第34-52页 |
·总线接口部件的功能分析及结构设计 | 第34-36页 |
·预处理逻辑 | 第36-38页 |
·异步逻辑 | 第38-44页 |
·亚稳态问题的存在及解决 | 第38-39页 |
·异步FIFO的结构 | 第39-40页 |
·空/满标志的生成 | 第40-42页 |
·“龙腾R2”中异步FIFO的设计 | 第42-44页 |
·总线控制逻辑 | 第44-48页 |
·地址总线控制状态机 | 第44-45页 |
·数据总线控制状态机 | 第45-47页 |
·FIFO和总线之间的数据通路 | 第47-48页 |
·总线侦听逻辑 | 第48-52页 |
·“龙腾R2”维护高速缓存一致性的设计 | 第48-49页 |
·总线侦听逻辑的数据通路 | 第49-50页 |
·总线侦听逻辑的控制状态机 | 第50-52页 |
第四章 多处理器环境下总线接口部件的优化 | 第52-65页 |
·减小总线负载的方案 | 第52-61页 |
·“龙腾R2”存储系统的结构 | 第52-53页 |
·牺牲者缓冲区 | 第53-58页 |
·合并写缓冲区 | 第58-61页 |
·总线协议的优化方案 | 第61-65页 |
·地址总线周期的优化 | 第61-62页 |
·数据总线操作的完全乱序 | 第62-63页 |
·数据干涉(data intervention) | 第63-65页 |
第五章 “龙腾R2”微处理器的功能验证 | 第65-83页 |
·基于功能覆盖率的验证环境的构建方法 | 第65-69页 |
·功能覆盖率 | 第65-66页 |
·Testbench的结构 | 第66-68页 |
·基于功能覆盖率的验证环境的构建 | 第68-69页 |
·总线接口部件的模块级验证 | 第69-76页 |
·验证环境的搭建 | 第69-74页 |
·验证的结果 | 第74-76页 |
·“龙腾R2”的系统级验证 | 第76-83页 |
·“龙腾R2”指令系统的验证 | 第76-78页 |
·“龙腾R2”基于FPGA的功能验证 | 第78-83页 |
第六章 结束语 | 第83-84页 |
参考文献 | 第84-87页 |
硕士期间发表的论文和参加的工作 | 第87-88页 |
致谢 | 第88-89页 |
西北工业大学学位论文知识产权声明书 | 第89页 |
西北工业大学学位论文原创性声明 | 第89页 |