首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

10bit 100MSPS Pipeline ADC关键电路模块的研究与设计

摘要第1-6页
ABSTRACT第6-10页
第一章 绪论第10-14页
   ·课题背景和研究意义第10页
   ·国内外发展现状第10-12页
   ·本论文的主要内容和结构安排第12-14页
第二章 模数转换器概述第14-23页
   ·模数转换器工作原理第14-16页
     ·采样和保持第14-15页
     ·量化和编码第15-16页
   ·模数转换器的分类第16-19页
     ·闪速型模数转换器(Flash ADC)第16-17页
     ·逐次逼近型模数转换器(SAR ADC)第17页
     ·两步式模数转换器(Two-Step ADC)第17-18页
     ·流水线型模数转换器(Pipelined ADC)第18-19页
     ·Δ-Σ 模数转换器(Delta-sigma ADC)第19页
   ·模数转换器的性能参数第19-23页
     ·静态性能第19-21页
     ·动态性能第21-23页
第三章 10bit 100MSPS 流水线 ADC 的系统方案及误差分析第23-33页
   ·10bit 100MSPS 流水线 ADC 的系统方案第23-24页
   ·余量增益电路(MDAC)的结构设计第24-25页
   ·流水线 ADC 数字校正分析第25-28页
   ·流水线 ADC 中的非理想因素分析第28-33页
     ·噪声第28-29页
     ·电荷注入与时钟馈通第29-30页
     ·比较器失调第30-31页
     ·电容的非理想因素第31-33页
第四章 10bit 100MSPS 流水线 ADC 关键电路模块的设计第33-65页
   ·流水线 ADC 前端采样保持电路的设计第33-48页
     ·采样保持电路结构的选择第34-36页
     ·采样开关的设计第36-40页
     ·采样保持电路中跨导运算放大器(OTA)的设计第40-46页
     ·仿真结果与分析第46-48页
   ·流水线 ADC 第一级流水线电路设计第48-57页
     ·子 ADC 电路的设计第48-52页
     ·子 DAC 电路的设计第52-54页
     ·余量增益电路(MDAC)的设计第54-57页
   ·流水线 ADC 时钟电路及基准电路的设计第57-63页
     ·两相不交叠的时钟电路的设计第57-58页
     ·参考电压和电流源产生电路第58-61页
     ·带隙基准源的仿真结果及分析第61-62页
     ·输出缓冲器的设计第62-63页
   ·本章小结第63-65页
第五章 流水线 ADC 版图设计和后仿真第65-71页
   ·流水线 ADC 电路版图设计及布局第65-67页
   ·版图的实现及后仿真第67-71页
第六章 总结与展望第71-73页
   ·论文总结第71-72页
   ·展望第72-73页
致谢第73-74页
参考文献第74-78页
附录第78-79页
详细摘要第79-83页

论文共83页,点击 下载论文
上一篇:CMOS低嗓声放大器的研究
下一篇:深亚微米RF-CMOS器件物理与模型研究