摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·课题的背景 | 第7页 |
·课题的意义和来源 | 第7-8页 |
·课题的主要工作 | 第8-9页 |
·本章小结 | 第9-10页 |
第二章 WCDMA物理层及信道编码方案简介 | 第10-23页 |
·WCDMA物理层简介 | 第10-19页 |
·WCDMA | 第10页 |
·WCDMA物理层 | 第10-19页 |
·物理层构成及功能模块 | 第10-11页 |
·传输信道 | 第11页 |
·物理信道 | 第11-13页 |
·扩频与调制 | 第13-19页 |
·WCDMA信道编码与复用 | 第19-22页 |
·信道编码与复用的总体结构 | 第19-20页 |
·信道编码方案 | 第20-22页 |
·卷积编码 | 第21-22页 |
·Turbo编码 | 第22页 |
·本章小结 | 第22-23页 |
第三章 卷积编码及其维特比译码 | 第23-32页 |
·卷积编码的基本概念 | 第23-27页 |
·卷积编码的维特比译码 | 第27-31页 |
·维特比算法的基本原理 | 第27-29页 |
·软判决VB译码 | 第29-31页 |
·本章小结 | 第31-32页 |
第四章 WCDMA中VB软判决译码的仿真分析 | 第32-39页 |
·VB译码算法性能的SYSTEMVIEW仿真 | 第32-34页 |
·SYSTEMVIEW简介 | 第32页 |
·仿真过程及仿真结果 | 第32-34页 |
·AWGN信道下的8电平软判决理论分析及信道转移概率的确定 | 第34-37页 |
·支路量度的压缩与计算 | 第37-38页 |
·本章小结 | 第38-39页 |
第五章 VB译码器IP核的实现 | 第39-57页 |
·IP核及其相关概念 | 第39-41页 |
·数字系统的设计方法 | 第39页 |
·EDA技术的特点 | 第39-40页 |
·IP复用技术 | 第40页 |
·Verilog HDL语言 | 第40-41页 |
·VB译码器的设计实现 | 第41-56页 |
·VB译码器的设计要求及参数 | 第41页 |
·VB译码器的设计考虑 | 第41-42页 |
·VB译码器的总体结构模块 | 第42-44页 |
·控制单元 | 第44-46页 |
·支路度量发生器 | 第46-49页 |
·加比选(ACS)单元 | 第49-51页 |
·度量存储器及RAM接口 | 第51页 |
·寻迹单元 | 第51-52页 |
·存储器管理单元和路径存储器 | 第52-54页 |
·参数配置文件 | 第54-55页 |
·Testbench与时序仿真验证 | 第55-56页 |
·本章小结 | 第56-57页 |
结论 | 第57-59页 |
致谢 | 第59-60页 |
参考文献 | 第60页 |