FT-C55 LP外部存储器接口的设计与实现
摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 引言 | 第12-18页 |
·DSP 概述 | 第12-16页 |
·DSP 特点及发展趋势 | 第12-14页 |
·DSP 存储体系的特点 | 第14-15页 |
·DSP 和外部存储器的连接 | 第15-16页 |
·课题研究背景 | 第16页 |
·本文完成的主要工作 | 第16-17页 |
·本文的结构 | 第17-18页 |
第二章 外部存储器接口系统架构 | 第18-32页 |
·FT-C55LP 的存储结构 | 第18-19页 |
·FT-C55LP 的存储空间 | 第19-22页 |
·外部存储器接口功能 | 第22-25页 |
·DSP 通过外部存储器接口访存的协议 | 第25-29页 |
·EMIF 和DSP 的交互协议 | 第25-27页 |
·EMIF 和存储器的交互协议 | 第27页 |
·DSP 通过EMIF 访问存储器 | 第27-29页 |
·外部存储器接口的内部结构 | 第29-30页 |
·本章小结 | 第30-32页 |
第三章 外部存储器接口设计中的关键技术 | 第32-43页 |
·控制信号在不同时钟域的转换 | 第32-34页 |
·基于异步 FIFO 的 Buffer 的设计 | 第34-39页 |
·异步FIFO 空/满状态的判断 | 第35-36页 |
·用格雷码实现读写指针 | 第36-38页 |
·同步器的实现 | 第38-39页 |
·不精确的FULL 和EMPTY 信号 | 第39页 |
·基于令牌轮转的优先级仲裁算法 | 第39-41页 |
·缓存写数据操作 | 第41-42页 |
·寄存器地址的分级译码 | 第42页 |
·本章小结 | 第42-43页 |
第四章 外部存储器接口主要功能块的设计 | 第43-74页 |
·EMIF 与DSP 的各接口模块的设计 | 第43-44页 |
·和程序总线的接口 | 第43页 |
·和数据总线的接口 | 第43-44页 |
·和DMA 的接口 | 第44页 |
·异步存储控制器 | 第44-53页 |
·异步存储器的特点 | 第44-45页 |
·异步存储控制器功能 | 第45-48页 |
·异步存储控制器的设计 | 第48-53页 |
·同步存储控制器 | 第53-54页 |
·SBSRAM 控制器 | 第54-59页 |
·SBSRAM 的特点 | 第54-55页 |
·SBSRAM 控制器功能 | 第55-56页 |
·SBSRAM 控制器的设计 | 第56-59页 |
·SDRAM 控制器 | 第59-73页 |
·SDRAM 存储器的特点 | 第59页 |
·SDRAM 控制器功能 | 第59-62页 |
·EMIF 和SDRAM 的连接 | 第62-64页 |
·SDRAM 控制器的设计 | 第64-70页 |
·SDRAM 控制器的应用实例 | 第70-72页 |
·SDRAM 性能分析 | 第72-73页 |
·本章小结 | 第73-74页 |
第五章 外部存储器接口功能验证 | 第74-85页 |
·验证方案 | 第74-76页 |
·验证平台 | 第76-77页 |
·功能验证 | 第77-83页 |
·总线接口与总线仲裁的测试 | 第78-80页 |
·异步存储控制器的测试 | 第80-81页 |
·SBSRAM 控制器的测试 | 第81页 |
·SDRAM 控制器的测试 | 第81-83页 |
·覆盖率分析 | 第83-84页 |
·本章小结 | 第84-85页 |
第六章 EMIF 的优化设计 | 第85-92页 |
·SDRAM 功耗来源的特点 | 第85-87页 |
·优化设计方案 | 第87-91页 |
·采用块读的I-Cache | 第87-89页 |
·写后缓冲区的设计 | 第89-90页 |
·动态监测总线利用率 | 第90-91页 |
·优化后的EMIF 的性能分析 | 第91-92页 |
第七章 结束语 | 第92-94页 |
·全文工作总结 | 第92页 |
·未来工作展望 | 第92-94页 |
致谢 | 第94-95页 |
参考文献 | 第95-97页 |
作者在学期间取得的学术成果 | 第97页 |