表目录 | 第1-8页 |
图目录 | 第8-11页 |
摘要 | 第11-12页 |
ABSTRACT | 第12-13页 |
第一章 绪论 | 第13-18页 |
·课题研究背景 | 第13-14页 |
·软件无线电 | 第13页 |
·研究背景 | 第13-14页 |
·研究现状 | 第14-16页 |
·数字下变频 | 第14页 |
·同步技术 | 第14-15页 |
·数字自动增益控制与盲均衡 | 第15-16页 |
·本文的主要研究工作 | 第16-17页 |
·论文内容安排 | 第17-18页 |
第二章 高速解调结构设计 | 第18-26页 |
·MPSK/MQAM 调制解调原理 | 第18-19页 |
·内插和抽取 | 第19-22页 |
·抽取 | 第19-20页 |
·内插 | 第20-22页 |
·高速数字下变频结构设计 | 第22-24页 |
·数字下变频原理 | 第22页 |
·数字下变频专用芯片(GC4016) | 第22-23页 |
·高速数字下变频结构设计 | 第23-24页 |
·高速信号同步算法的结构设计 | 第24-25页 |
·本章小结 | 第25-26页 |
第三章 高速数字混频与滤波 | 第26-38页 |
·高速数字混频 | 第26-30页 |
·数控振荡器(NCO) | 第26-30页 |
·数字混频的FPGA 实现 | 第30页 |
·高速数字滤波器 | 第30-37页 |
·级联积分梳状滤波器(CIC) | 第30-33页 |
·高速FIR 滤波器 | 第33-37页 |
·本章小结 | 第37-38页 |
第四章 高速重采样 | 第38-44页 |
·高速重采样的特点 | 第38-39页 |
·多相高速重采样 | 第39-41页 |
·多相内插原理 | 第39-40页 |
·改进多相滤波实现重采样 | 第40-41页 |
·重采样的FPGA 实现 | 第41-43页 |
·主要功能的实现 | 第41-42页 |
·滤波器阶数的选择 | 第42页 |
·任意分数倍重采样的实现 | 第42-43页 |
·误差分析 | 第43页 |
·本章小结 | 第43-44页 |
第五章 分数间隔盲均衡 | 第44-63页 |
·符号间隔盲均衡 | 第44-46页 |
·概述 | 第44页 |
·常模均衡算法(CMA) | 第44-45页 |
·多模盲均衡算法 | 第45-46页 |
·分数间隔盲均衡算法 | 第46-49页 |
·分数间隔均衡器(FSE)的多信道系统模型 | 第46-48页 |
·FSE 盲均衡模型 | 第48-49页 |
·分数间隔盲均衡改进(FSE-CMA-TIMING) | 第49-53页 |
·FSE-CMA 算法 | 第49-51页 |
·分数间隔盲均衡算法改进 | 第51-53页 |
·FSE-CMA-TIMING 性能仿真与分析 | 第53-55页 |
·适用于QAM 信号的FSE-CMA-MMA-Timing | 第55-59页 |
·CMA-MMA 双模式算法 | 第56-57页 |
·FSE-CMA-MMA-TIMING 算法仿真 | 第57-59页 |
·分数间隔盲均衡的FPGA 实现 | 第59-62页 |
·逆滤波器的FPGA 实现 | 第59-60页 |
·系数更新模块的FPGA 实现 | 第60-61页 |
·组合联调 | 第61-62页 |
·本章小结 | 第62-63页 |
第六章 同步算法的高速实现 | 第63-73页 |
·Gardner 定时 | 第63-68页 |
·Gardner 定时算法 | 第63-65页 |
·性能仿真与分析 | 第65-67页 |
·Gardner 算法的FPGA 高速实现 | 第67-68页 |
·数字AGC 的设计与实现 | 第68-70页 |
·数字AGC 原理 | 第68-69页 |
·数字AGC 的FPGA 实现 | 第69-70页 |
·载波同步的设计与实现 | 第70-72页 |
·基于判决的载波同步算法 | 第70-71页 |
·载波同步的FPGA 实现 | 第71-72页 |
·本章小结 | 第72-73页 |
第七章 高速信号解调器综合联调与验证 | 第73-81页 |
·硬件平台介绍 | 第73-74页 |
·解调器的总体实现 | 第74-75页 |
·高速解调器的联调与验证 | 第75-79页 |
·使用信号源验证 | 第76-78页 |
·使用实际信号验证 | 第78-79页 |
·本章小结 | 第79-81页 |
结束语 | 第81-83页 |
参考文献 | 第83-86页 |
作者简历 攻读硕士学位期间完成的主要工作 | 第86-87页 |
致谢 | 第87页 |