闪存控制器研究与设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·固态盘概述 | 第7页 |
| ·选题背景及现状 | 第7-10页 |
| ·固态盘市场现状 | 第8页 |
| ·固态盘价格 | 第8-9页 |
| ·固态盘技术发展现状 | 第9-10页 |
| ·研究工作概要和论文组织结构 | 第10-11页 |
| ·主要研究工作 | 第10页 |
| ·论文章节安排 | 第10-11页 |
| 第二章 固态盘技术概述 | 第11-17页 |
| ·固态盘系统结构 | 第11页 |
| ·主机接口协议 | 第11-14页 |
| ·PATA(IDE)协议 | 第11-12页 |
| ·SATA协议 | 第12-13页 |
| ·SCSI协议 | 第13页 |
| ·SAS协议 | 第13页 |
| ·USB协议 | 第13-14页 |
| ·存储介质 | 第14-17页 |
| ·闪存工作原理 | 第14-15页 |
| ·主要的非易失存储介质 | 第15-17页 |
| 第三章 闪存控制器总体设计 | 第17-23页 |
| ·ML403 开发平台介绍 | 第17-19页 |
| ·ML403 开发板功能 | 第18页 |
| ·软件开发平台 | 第18-19页 |
| ·闪存控制器需求分析 | 第19页 |
| ·功能需求 | 第19页 |
| ·性能需求 | 第19页 |
| ·闪存控制器总体框架 | 第19-21页 |
| ·闪存控制器工作流程 | 第21-23页 |
| 第四章 闪存控制器详细设计 | 第23-51页 |
| ·初始化 | 第23-24页 |
| ·上电初始化 | 第23-24页 |
| ·Flash初始化 | 第24页 |
| ·IDE接口逻辑单元 | 第24-32页 |
| ·IDE接口逻辑单元结构 | 第24-25页 |
| ·硬件接口及内部寄存器定义 | 第25-27页 |
| ·IDE命令解析 | 第27-28页 |
| ·IDE读命令处理模块 | 第28页 |
| ·IDE写命令处理模块 | 第28-29页 |
| ·无数据传输命令处理模块 | 第29-30页 |
| ·主要IDE命令逻辑代码及仿真时序图 | 第30-32页 |
| ·NandFlash硬件控制逻辑单元 | 第32-45页 |
| ·NandFlash硬件控制逻辑单元结构 | 第32-35页 |
| ·Flash存储器控制模块硬件接口 | 第35-36页 |
| ·Flash存储器控制模块通信接口 | 第36-37页 |
| ·Flash接口控制模块逻辑设计 | 第37-42页 |
| ·Flash接口控制模块逻辑仿真图 | 第42-45页 |
| ·闪存控制器软件设计 | 第45-51页 |
| ·IDE接口软件模块 | 第46-47页 |
| ·NFTL模块 | 第47-48页 |
| ·NandFlash驱动程序 | 第48-49页 |
| ·块回收模块 | 第49-50页 |
| ·静态磨损调整模块 | 第50-51页 |
| 第五章 闪存控制器测试 | 第51-55页 |
| ·IDE命令测试 | 第51-52页 |
| ·系统测试 | 第52-53页 |
| ·测试结果 | 第53-55页 |
| 第六章 结束语 | 第55-57页 |
| ·总结 | 第55页 |
| ·展望 | 第55-57页 |
| 致谢 | 第57-59页 |
| 参考文献 | 第59-61页 |
| 在读期间的研究成果 | 第61-63页 |
| 附录 | 第63-68页 |