| 摘要 | 第1-7页 |
| Abstract | 第7-8页 |
| 第一章 绪论 | 第8-12页 |
| §1.1 论文研究的背景和意义 | 第8页 |
| §1.2 加速度计发展现状 | 第8-9页 |
| §1.3 数字读出系统研究现状 | 第9-11页 |
| §1.4 论文的主要研究内容 | 第11页 |
| §1.5 论文的结构安排 | 第11-12页 |
| 第二章 加速度计的工作原理与误差模型 | 第12-22页 |
| §2.1 加速度计简介 | 第12-14页 |
| ·加速度计的工作原理 | 第12页 |
| ·加速度计的分类 | 第12-14页 |
| §2.2 石英挠性加速度计 | 第14-16页 |
| ·石英挠性加速度计组成 | 第14-15页 |
| ·石英挠性加速度计工作原理 | 第15-16页 |
| §2.3 石英挠性加速度计误差模型 | 第16-21页 |
| ·摆式加速度计 | 第16-17页 |
| ·石英挠性加速度计静态误差模型 | 第17-21页 |
| §2.4 本章小结 | 第21-22页 |
| 第三章 加速度计数字读出系统设计 | 第22-42页 |
| §3.1 数字信号处理器TMS320C32芯片简介 | 第22-23页 |
| §3.2 加速度计数字读出电路设计 | 第23-30页 |
| ·加速度计数字读出方案分析 | 第23-24页 |
| ·I/F+A/D转换原理 | 第24-25页 |
| ·恒流源电路 | 第25-26页 |
| ·开关电路 | 第26-28页 |
| ·积分电路 | 第28-29页 |
| ·A/D转换电路 | 第29-30页 |
| §3.3 测温电路设计 | 第30-32页 |
| §3.4 逻辑电路设计 | 第32-35页 |
| ·逻辑电路的作用 | 第32页 |
| ·FPGA的VHDL实现 | 第32-35页 |
| §3.5 加速度计数字读出系统软件设计 | 第35-39页 |
| ·主程序 | 第35-36页 |
| ·中断程序 | 第36-39页 |
| §3.6 加速度计数字读出系统可靠性设计 | 第39-41页 |
| ·印制电路板的可靠性设计 | 第39-40页 |
| ·系统的可靠性设计 | 第40-41页 |
| §3.7 本章小结 | 第41-42页 |
| 第四章 系统温度模型辨识与补偿 | 第42-64页 |
| §4.1 数字读出电路输出温度补偿 | 第42-45页 |
| ·温度对数字读出电路的影响分析 | 第42-43页 |
| ·数字读出电路输出补偿方法 | 第43页 |
| ·数字读出电路温度试验 | 第43-44页 |
| ·数字读出电路温度补偿效果验证 | 第44-45页 |
| §4.2 加速度计温度补偿方法 | 第45-49页 |
| ·温度对加速度计的影响分析 | 第45-46页 |
| ·减少加速度计温度误差的方法 | 第46-49页 |
| §4.3 加速度计静态温度试验 | 第49-50页 |
| ·试验条件 | 第49页 |
| ·试验方法 | 第49-50页 |
| §4.4 加速度计温度试验数据处理方法 | 第50-55页 |
| ·三轴加速度计误差模型 | 第50-51页 |
| ·加速度计模型系数标定与计算 | 第51-53页 |
| ·最小二乘法理论 | 第53-55页 |
| §4.5 加速度计温度模型辨识 | 第55-60页 |
| ·加速度计模型系数标定结果 | 第55-57页 |
| ·加速度计温度模型辨识结果 | 第57-60页 |
| §4.6 加速度计温度误差补偿效果 | 第60-63页 |
| §4.7 本章小结 | 第63-64页 |
| 第五章 总结与展望 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-68页 |
| 作为第一作者发表的学术论文 | 第68页 |