基于FPGA+DSP的信息采集板的设计
摘要 | 第1-7页 |
ABSTRACT | 第7-10页 |
第1章 绪论 | 第10-13页 |
·数据采集系统概况 | 第10-11页 |
·FPGA+DSP结构 | 第11页 |
·论文的主要内容以及章节安排 | 第11-13页 |
第2章 采集系统的关键技术 | 第13-19页 |
·数据采集的基本理论 | 第13-14页 |
·采样定理 | 第13页 |
·模数转换过程 | 第13-14页 |
·并行采样技术 | 第14页 |
·数据传输和存储技术 | 第14-15页 |
·数据存储方案 | 第15页 |
·FIFO存储器 | 第15页 |
·FPGA技术 | 第15-17页 |
·FPGA概述 | 第15-16页 |
·FPGA设计方法 | 第16-17页 |
·Verilog HDL设计语言及设计环境 | 第17页 |
·DSP技术 | 第17-19页 |
·DSP芯片简介 | 第17-18页 |
·CCS简介 | 第18-19页 |
第3章 系统方案设计 | 第19-37页 |
·技术要求 | 第19页 |
·总体设计方案 | 第19-22页 |
·数据采集电路设计 | 第22-27页 |
·数据采集方案 | 第22-23页 |
·低通滤波电路 | 第23页 |
·ADC | 第23-26页 |
·FPGA与AD7656的接口电路设计 | 第26-27页 |
·数据存储电路设计 | 第27-29页 |
·SDRAM接口设计 | 第27-28页 |
·Flash接口设计 | 第28-29页 |
·外围通讯接口电路 | 第29页 |
·FPGA芯片配置 | 第29-32页 |
·复位与时钟设计 | 第32-34页 |
·复位电路设计 | 第32页 |
·时钟设计 | 第32-34页 |
·电源设计 | 第34-37页 |
第4章 FPGA程序设计 | 第37-58页 |
·FIFO模块设计 | 第37-39页 |
·FIFO的结构原理 | 第37-38页 |
·FIFO的FPGA实现 | 第38-39页 |
·AD7656的控制 | 第39-43页 |
·UART设计 | 第43-54页 |
·串行通信协议 | 第44-45页 |
·内部基本构造 | 第45-47页 |
·UART各功能模块的设计 | 第47-54页 |
·FPGA与DSP的接口设计 | 第54-58页 |
第5章 DSP软件设计与测试 | 第58-65页 |
·DSP软件设计 | 第58-63页 |
·TMS320C6727的自动引导方式与代码固化 | 第58-59页 |
·初始化模块 | 第59-60页 |
·数据采集模块 | 第60-62页 |
·通讯模块 | 第62-63页 |
·硬件测试 | 第63-65页 |
·硬件静态测试 | 第63页 |
·上电测试 | 第63-64页 |
·JTAG接口测试 | 第64页 |
·数据采集控制测试 | 第64页 |
·外围通讯测试 | 第64-65页 |
结束语 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-70页 |
攻读硕士期间发表的论文 | 第70-71页 |
附录 | 第71-76页 |