多频电阻抗成像硬件系统研究和设计
摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第9-18页 |
1.1 电阻抗成像技术的研究意义与背景 | 第9-11页 |
1.2 多频电阻抗成像技术国内外研究现状 | 第11-14页 |
1.2.1 多频电阻抗成像技术国外研究状况 | 第12-13页 |
1.2.2 多频电阻抗成像技术国内研究状况 | 第13-14页 |
1.3 多频电阻抗成像技术面临的主要难点 | 第14-15页 |
1.4 主要研究工作与章节安排 | 第15-18页 |
第二章 电阻抗成像技术基本原理和系统设计 | 第18-25页 |
2.1 生物组织阻抗特性 | 第18-19页 |
2.2 电阻抗成像问题的数学描述 | 第19-21页 |
2.3 电阻抗成像正反问题研究 | 第21-23页 |
2.3.1 正问题 | 第21-22页 |
2.3.2 反问题 | 第22-23页 |
2.4 多频电阻抗成像硬件系统结构 | 第23-24页 |
2.5 本章小结 | 第24-25页 |
第三章 多频电阻抗成像系统信号源设计 | 第25-43页 |
3.1 基于FPGA的多频信号源 | 第25-34页 |
3.1.1 DDS结构与原理 | 第26-27页 |
3.1.2 FPGAIP核技术 | 第27-29页 |
3.1.3 双路D/A数模转换电路 | 第29-32页 |
3.1.4 两级运放电路 | 第32-33页 |
3.1.5 实测结果 | 第33-34页 |
3.2 电压控制电流源电路 | 第34-37页 |
3.3 16通道多路开关 | 第37-42页 |
3.3.1 驱动模式 | 第37-39页 |
3.3.2 多路开关电路 | 第39-42页 |
3.4 本章小结 | 第42-43页 |
第四章 多频电阻抗成像信号采集处理系统设计 | 第43-58页 |
4.1 多频电阻抗成像信号采集处理系统结构 | 第43页 |
4.2 电压跟随电路 | 第43-44页 |
4.3 高精度差分放大电路 | 第44-46页 |
4.4 可调增益放大电路 | 第46-47页 |
4.5 带通滤波电路 | 第47-48页 |
4.6 相敏解调技术 | 第48-53页 |
4.6.1 开关解调 | 第49-51页 |
4.6.2 乘法解调 | 第51-53页 |
4.6.3 低通滤波器 | 第53页 |
4.7 A/D模数转换电路 | 第53-56页 |
4.8 电源转换电路 | 第56-57页 |
4.8.1 +5V转-5V | 第56页 |
4.8.2 +5V转±12V | 第56-57页 |
4.9 本章小结 | 第57-58页 |
第五章 多频电阻抗成像硬件系统实验 | 第58-65页 |
5.1 实验物理模型 | 第58-59页 |
5.2 通道一致性检测 | 第59-61页 |
5.2.1 多频电阻抗成像硬件系统 | 第59-60页 |
5.2.2 通道一致性实验 | 第60-61页 |
5.3 多频电阻抗成像实验 | 第61-64页 |
5.4 本章小结 | 第64-65页 |
第六章 总结与展望 | 第65-67页 |
6.1 本文工作总结 | 第65-66页 |
6.2 下一步工作展望 | 第66-67页 |
参考文献 | 第67-69页 |
附录1 攻读硕士学位期间撰写的论文 | 第69-70页 |
附录2 攻读硕士学位期间申请的专利 | 第70-71页 |
致谢 | 第71页 |