首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--总线、通道论文

片上I2C总线设计

摘要第5-6页
Abstract第6页
第一章 前言第7-11页
    1.1 课题背景及意义第7-8页
    1.2 国内外研究现状第8-9页
    1.3 研究内容第9-10页
    1.4 章节安排第10-11页
第二章 APB总线及I2C总线协议分析第11-26页
    2.1 AMBA APB总线概述第11-15页
        2.1.1 AMBA总线概述第11-13页
        2.1.2 APB总线概述第13-15页
            2.1.2.1 APB状态转移图第13-14页
            2.1.2.2 APB写传输第14页
            2.1.2.3 APB读传输第14-15页
    2.2 I2C总线概述第15-25页
        2.2.1 I2C总线定义第15-16页
        2.2.2 I2C总线信号传输方式第16-25页
            2.2.2.1 I2C位传输第16-17页
            2.2.2.2 I2C起始、停止和重复起始传输条件第17-18页
            2.2.2.3 I2C总线字节传输第18页
            2.2.2.4 I2C总线传输响应第18-19页
            2.2.2.5 I2C总线7位地址传输模式第19-20页
            2.2.2.6 I2C总线接.电路第20-22页
            2.2.2.7 I2C总线仲裁机制第22-25页
    2.3 本章小结第25-26页
第三章 基于APB接. I2C总线控制器逻辑设计第26-54页
    3.1 I2C总线控制器的整体电路结构及功能模块划分第26-27页
    3.2 各子模块逻辑的设计及寄存器描述第27-52页
        3.2.1 APB总线接.模块设计及寄存器描述第27-29页
            3.2.1.1 APB接.模块的逻辑设计第28-29页
            3.2.1.2 主要寄存器描述第29页
        3.2.2 I2C总线控制器模块设计第29-42页
            3.2.2.1 I2C总线控制器接.逻辑设计第29-34页
            3.2.2.2 I2C总线控制器主状态机逻辑设计第34-41页
            3.2.2.3 I2C总线控制器中断模块设计第41-42页
        3.2.3 FIFO电路模块设计第42-52页
            3.2.3.1 同步FIFO电路第43-46页
            3.2.3.2 异步FIFO电路第46-52页
        3.2.4 时钟发生器电路模块设计第52页
    3.3 本章小结第52-54页
第四章 电路仿真及验证第54-68页
    4.1 测试流程第54-55页
        4.1.1 测试的层次化第54-55页
    4.2 测试平台的构建第55-61页
        4.2.1 测试方案设计第56-57页
        4.2.2 具体测试方案的实施第57-61页
        4.2.3 电路逻辑综合结果第61页
    4.3 电路的FPGA实现第61-67页
        4.3.1 FPGA验证流程第61-66页
        4.3.2 FPGA验证实现第66-67页
    4.4 本章小结第67-68页
第五章 总结与展望第68-70页
    5.1 论文工作总结第68-69页
    5.2 后续工作展望第69-70页
致谢第70-71页
参考文献第71-74页
附录:公开发表论文第74-75页

论文共75页,点击 下载论文
上一篇:基于ARM的嵌入式实时系统关键技术的研究
下一篇:基于oVirt的虚拟机池化平台压力测试系统的研究与实现