基于回归分析的测频方法研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第10-16页 |
1.1 本课题研究工作的背景与意义 | 第10-11页 |
1.2 测频技术的国内外发展现状和趋势 | 第11-13页 |
1.3 本课题研究的目标及内容 | 第13-14页 |
1.3.1 设计目标 | 第13页 |
1.3.2 课题主要研究工作 | 第13-14页 |
1.4 论文结构安排 | 第14-16页 |
第二章 测频方法的分析与研究 | 第16-34页 |
2.1 常用测频方法 | 第16-25页 |
2.1.1 直接计数法 | 第16-19页 |
2.1.1.1 直接计数法原理 | 第16-18页 |
2.1.1.2 直接计数法误差分析 | 第18-19页 |
2.1.2 模拟内插法 | 第19-22页 |
2.1.2.1 模拟内插法原理 | 第19-20页 |
2.1.2.2 时间扩展电路 | 第20-22页 |
2.1.3 同步测频法 | 第22-24页 |
2.1.3.1 同步测频法原理 | 第22-24页 |
2.1.3.2 同步测频法误差分析 | 第24页 |
2.1.4 几种测频方法优缺点 | 第24-25页 |
2.2 基于回归分析的测频方法 | 第25-33页 |
2.2.1 基于回归分析测频方法的提出 | 第25-28页 |
2.2.2 基于回归分析测频方法的误差分析 | 第28-30页 |
2.2.3 基于回归分析测频法的实现 | 第30-33页 |
2.3 本章小结 | 第33-34页 |
第三章 基于回归分析的测频方法的电路设计 | 第34-44页 |
3.1 测频系统电路设计方案 | 第34-36页 |
3.1.1 总体设计方案 | 第34-35页 |
3.1.2 FPGA选型方案 | 第35-36页 |
3.2 硬件电路设计 | 第36-43页 |
3.2.1 FPGA配置电路设计 | 第36-39页 |
3.2.2 信号调理电路设计 | 第39-40页 |
3.2.3 电源电路设计 | 第40-41页 |
3.2.4 时钟电路设计 | 第41-42页 |
3.2.5 串口通信电路设计 | 第42-43页 |
3.3 本章小结 | 第43-44页 |
第四章 基于回归分析的测频方法的逻辑设计 | 第44-64页 |
4.1 测频系统逻辑设计方案 | 第44-45页 |
4.2 逻辑模块设计 | 第45-63页 |
4.2.1 PLL模块设计 | 第45-46页 |
4.2.2 闸门产生模块设计 | 第46-51页 |
4.2.2.1 待测信号的解调 | 第47-50页 |
4.2.2.2 测频闸门的产生 | 第50-51页 |
4.2.3 计数锁存模块设计 | 第51-53页 |
4.2.3.1 计数模块设计 | 第52-53页 |
4.2.3.2 锁存模块设计 | 第53页 |
4.2.4 FIFO模块设计 | 第53-54页 |
4.2.5 计算模块设计 | 第54-57页 |
4.2.6 控制模块设计 | 第57-63页 |
4.2.6.1 串.收/发模块 | 第58-62页 |
4.2.6.2 数据控制模块 | 第62-63页 |
4.3 本章小结 | 第63-64页 |
第五章 系统调试及结果分析 | 第64-77页 |
5.1 硬件模块调试 | 第64-69页 |
5.1.1 硬件电路调试 | 第64-66页 |
5.1.2 逻辑模块调试 | 第66-69页 |
5.2 上位机控制软件设计 | 第69-72页 |
5.3 测频系统调试 | 第72-73页 |
5.3.1 调试平台搭建 | 第72-73页 |
5.3.2 调试方法 | 第73页 |
5.4 测试结果分析 | 第73-76页 |
5.5 本章小结 | 第76-77页 |
第六章 总结与展望 | 第77-79页 |
6.1 全文总结 | 第77页 |
6.2 后续工作展望 | 第77-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-81页 |
攻读硕士学位期间取得的成果 | 第81-82页 |
附录 | 第82-85页 |