摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第7-9页 |
1.1 研究背景及意义 | 第7-8页 |
1.2 论文主要结构安排 | 第8-9页 |
第二章 通信系统的理论基础 | 第9-23页 |
2.1 扩频技术及其理论基础 | 第9-11页 |
2.1.1 扩频技术的理论基础 | 第9页 |
2.1.2 直接序列扩频系统的原理 | 第9-10页 |
2.1.3 直扩系统的方案选择 | 第10-11页 |
2.2 纠错码理论基础 | 第11-12页 |
2.3 同步捕获理论基础与参数确定 | 第12-21页 |
2.3.1 同步捕获方法的介绍 | 第12-15页 |
2.3.2 PMF-FFT原理介绍与参数的确定 | 第15-21页 |
2.4 数字锁相环原理 | 第21-22页 |
2.5 本章小结 | 第22-23页 |
第三章 系统的Matlab仿真与参数确定 | 第23-43页 |
3.1 仿真系统的数据量化 | 第23-26页 |
3.1.1 数的定点表示与浮点表示 | 第24页 |
3.1.2 定点数的基本概念 | 第24-25页 |
3.1.3 几种实用的量化方法 | 第25页 |
3.1.4 信号量化对Matlab的变更 | 第25-26页 |
3.2 发送端的程序仿真 | 第26-29页 |
3.2.1 数据帧的生成 | 第26-27页 |
3.2.2 升余弦波形成形 | 第27-29页 |
3.3 同步捕获的程序仿真及参数确定 | 第29-36页 |
3.3.1 同步捕获测试的帧结构 | 第29-30页 |
3.3.2 同步捕获门限的确定方法 | 第30-31页 |
3.3.3 同步捕获数据的量化方案 | 第31-33页 |
3.3.4 同步捕获结构的改进 | 第33-34页 |
3.3.5 同步捕获判决结构以及存在的问题 | 第34-36页 |
3.4 接收端数据处理的仿真 | 第36-41页 |
3.4.1 数据频偏的初步纠正 | 第36-37页 |
3.4.2 LDPC软判决译码 | 第37-38页 |
3.4.3 数据的解扩和锁相 | 第38-41页 |
3.5 本章小结 | 第41-43页 |
第四章 通信系统的FPGA实现与验证 | 第43-71页 |
4.1 发送端的FPGA设计实现 | 第43-48页 |
4.1.1 LDPC编码的实现与仿真验证 | 第43-45页 |
4.1.2 扩频与组帧的实现 | 第45-46页 |
4.1.3 成形滤波器与匹配滤波器的实现 | 第46-48页 |
4.2 接收端同步捕获部分的设计实现与仿真验证 | 第48-55页 |
4.2.1 数据的 2bit量化与时分复用计数 | 第48-50页 |
4.2.2 滑动相关与相关求和的设计实现 | 第50-53页 |
4.2.3 基二蝶形图算法 32 点FFT的设计实现 | 第53-54页 |
4.2.4 捕获判断部分设计实现 | 第54-55页 |
4.3 接收端数据流处理的设计实现与仿真验证 | 第55-59页 |
4.3.1 接收端数据流延迟与译码完整性控制 | 第55-56页 |
4.3.2 频偏纠正模块实现 | 第56-58页 |
4.3.3 数据解扩与PLL相位跟踪的实现 | 第58-59页 |
4.4 接收端LDPC软判决译码的设计实现与仿真验证 | 第59-64页 |
4.4.1 译码矩阵的特点 | 第59-60页 |
4.4.2 译码过程介绍和方案确定 | 第60-61页 |
4.4.3 行索引的建立与译码的初始化和行迭代 | 第61-62页 |
4.4.4 列索引与译码的列迭代 | 第62-63页 |
4.4.5 译码迭代结果验证的实现 | 第63-64页 |
4.4.6 时分复用译码模块的调度 | 第64页 |
4.5 系统资源占用情况分析与调试验证方案 | 第64-67页 |
4.5.1 系统资源占用情况统计 | 第64-66页 |
4.5.2 系统调试验证方案 | 第66-67页 |
4.6 系统性能改进方面的后续工作 | 第67-70页 |
4.6.1 FFT结构的优化改进 | 第67页 |
4.6.2 FFT幅值筛选结构的优化改进 | 第67-68页 |
4.6.3 系统量化方案的改进 | 第68页 |
4.6.4 增加同步捕获的量化位宽 | 第68-69页 |
4.6.5 系统结构方案改进 | 第69-70页 |
4.7 本章小结 | 第70-71页 |
结束语 | 第71-73页 |
致谢 | 第73-75页 |
参考文献 | 第75-77页 |