突发通信发射机设计及相关模块FPGA实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第10-12页 |
缩略语对照表 | 第12-17页 |
第一章 绪论 | 第17-21页 |
1.1 研究背景和意义 | 第17-18页 |
1.2 研究进展以及发展趋势 | 第18-19页 |
1.3 项目要求及章节安排 | 第19-21页 |
第二章 理论基础及关键技术 | 第21-35页 |
2.1 扩频通信的基本原理 | 第21-24页 |
2.1.1 理论基础 | 第21-22页 |
2.1.2 直接序列扩频技术 | 第22-23页 |
2.1.3 跳频扩频 | 第23页 |
2.1.4 跳频系统的原理 | 第23-24页 |
2.1.5 多进制扩频系统 | 第24页 |
2.2 RS编码 | 第24-28页 |
2.2.1 RS码的概念 | 第24-25页 |
2.2.2 RS码的编码原理 | 第25-26页 |
2.2.3 RS码的LFSR编码实现 | 第26-27页 |
2.2.4 RS码的译码原理 | 第27-28页 |
2.3 直接频率合成技术(DDS) | 第28-29页 |
2.4 基于DA算法的多相滤波器技术 | 第29-33页 |
2.4.1 多相滤波器[24]技术 | 第29-31页 |
2.4.2 基于DA算法的滤波器结构 | 第31-33页 |
2.5 本章小结 | 第33-35页 |
第三章 硬件平台设计及FPGA方案设定 | 第35-45页 |
3.1 硬件平台设计 | 第35-40页 |
3.1.1 发射机总体结构设计 | 第35页 |
3.1.2 FPGA芯片选择、内部特点和相关电路 | 第35-37页 |
3.1.3 ARM控制芯片的的选择 | 第37页 |
3.1.4 数模转换芯片DAC5682Z | 第37-38页 |
3.1.5 频率合成器的选择 | 第38-40页 |
3.2 电路设计 | 第40-41页 |
3.2.1 电源电路 | 第40页 |
3.2.2 时钟电路 | 第40-41页 |
3.3 系统FPGA方案设计及参数设定 | 第41-43页 |
3.3.1 系统FPGA方案设计 | 第41-42页 |
3.3.2 PN码的选择 | 第42页 |
3.3.3 帧格式组成 | 第42页 |
3.3.4 跳频的实现 | 第42-43页 |
3.4 本章小结 | 第43-45页 |
第四章 系统相关模块FPGA实现 | 第45-65页 |
4.1 全局时钟和控制部分 | 第45-47页 |
4.1.1 时钟管理模块 | 第45-46页 |
4.1.2 总体控制模块 | 第46-47页 |
4.2 FPGA数字信号处理部分设计 | 第47-55页 |
4.2.1 RS编码模块 | 第47-48页 |
4.2.2 数据缓存模块 | 第48-49页 |
4.2.3 组帧模块 | 第49页 |
4.2.4 扩频模块 | 第49-50页 |
4.2.5 波形成形模块 | 第50-51页 |
4.2.6 多相滤波器模块 | 第51-53页 |
4.2.7 数字IQ调制 | 第53-55页 |
4.3 接口部分 | 第55-62页 |
4.3.1 ARM数据读取控制 | 第56-57页 |
4.3.2 LVDS模块 | 第57-60页 |
4.3.3 跳频设计(ADF4350) | 第60-62页 |
4.4 系统测试 | 第62-64页 |
4.5 本章小结 | 第64-65页 |
总结与展望 | 第65-67页 |
参考文献 | 第67-71页 |
致谢 | 第71-73页 |
作者简介 | 第73页 |
1. 基本情况 | 第73页 |
2. 教育背景 | 第73页 |
3. 攻读硕士学位期间的研究成果 | 第73页 |