摘要 | 第1-8页 |
ABSTRACT | 第8-10页 |
第一章 引言 | 第10-16页 |
·研究背景 | 第10-14页 |
·提高地震数据采集中分辨率的必要性 | 第11页 |
·地震数据采集器的技术现状 | 第11-12页 |
·地震数据采集器的发展趋势 | 第12-14页 |
·研究目标和意义 | 第14-16页 |
第二章 实现高分辨率数据采集的技术途径 | 第16-28页 |
·多斜率积分法 | 第16-21页 |
·Δ-Σ调制器技术 | 第21-25页 |
·Δ-Σ调制器的基本概念 | 第21-23页 |
·一阶Δ-Σ调制器 | 第23-24页 |
·高阶Δ-Σ调制器 | 第24-25页 |
·基于Δ-Σ调制器技术应用的示例--单芯片级 ADC | 第25-28页 |
第三章 多比特Δ-Σ式 ADC 调制器的设计与功能仿真 | 第28-36页 |
·确定Δ-Σ式调制器参数的方法 | 第28-29页 |
·使用 Simulink 仿真Δ-Σ式调制器 | 第29-36页 |
·Simulink 概述 | 第29-30页 |
·创建Δ-Σ调制器模块并仿真 | 第30-36页 |
第四章 多比特Δ-Σ调制器的电路设计与实现 | 第36-60页 |
·整体方案的综述 | 第36页 |
·电路原理图的设计 | 第36-43页 |
·积分器噪声模型及分析 | 第37-38页 |
·三阶积分电路的部分原理图 | 第38-39页 |
·ADC 电路的部分原理图 | 第39-40页 |
·DAC 电路的部分原理图 | 第40-42页 |
·时序控制电路及 DIT4192 的原理图 | 第42-43页 |
·电路板 PCB 的设计与实现 | 第43-44页 |
·Δ-Σ调制器时序控制电路设计 | 第44-57页 |
·电路中各芯片时序特点的介绍 | 第45-49页 |
·在 ISE 中开发 CPLD 源文及测试平台 | 第49-55页 |
·在 Isim 环境中进行 CPLD 的功能及时序仿真图 | 第55-57页 |
·AD 转换电路中的实测波形 | 第57-60页 |
第五章 数字滤波器的设计与实现 | 第60-66页 |
·多级 FIR 数字抽取滤波器的结构 | 第60页 |
·各级数字滤波器参数的设计 | 第60-63页 |
·滤波器核心代码的开发 | 第63-66页 |
第六章 实验结果与分析 | 第66-72页 |
·ADC 电路板输出信号的采集 | 第66-67页 |
·ADC 电路的输出数据分析 | 第67-70页 |
·滤波器处理实测数据的结果分析 | 第70-72页 |
第七章 总结和展望 | 第72-74页 |
·总结 | 第72页 |
·对将来工作的展望 | 第72-74页 |
附录 | 第74-78页 |
附录一 ADC 及参考电压的原理图 | 第74-75页 |
附录二 DAC 原理图 | 第75-76页 |
附录三 CPLD 及 DIT4192 连接原理图 | 第76-77页 |
附录四 实际电路调试相关图片 | 第77-78页 |
参考文献 | 第78-80页 |
致谢 | 第80-81页 |
作者简介 | 第81-82页 |