| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 引言 | 第9-13页 |
| ·选题背景及意义 | 第9页 |
| ·研究内容 | 第9-10页 |
| ·本文的工作 | 第10-12页 |
| ·本文的章节组织结构 | 第12-13页 |
| 第二章 串扰效应 | 第13-19页 |
| ·串扰效应的建模 | 第13页 |
| ·串扰效应的影响 | 第13-15页 |
| ·串扰时延值计算 | 第15-16页 |
| ·目标串扰源的选择 | 第16-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 静态定时分析 | 第19-28页 |
| ·静态定时分析概述 | 第19-20页 |
| ·静态定时分析方法 | 第20-22页 |
| ·考虑串扰的静态定时分析 | 第22-28页 |
| ·时间窗口分析法 | 第23-25页 |
| ·跳变图分析法 | 第25-26页 |
| ·考虑串扰的静态定时分析过程 | 第26-28页 |
| ·本章小结 | 第28页 |
| 第四章 动态定时分析 | 第28-41页 |
| ·通路 | 第29-33页 |
| ·通路的基本概念 | 第29页 |
| ·通路的分类 | 第29-33页 |
| ·测试生成 | 第33-37页 |
| ·时延故障模型 | 第33-34页 |
| ·时延测试通路选择 | 第34-35页 |
| ·测试生成 | 第35-37页 |
| ·动态工具仿真 | 第37-40页 |
| ·本章小结 | 第40-41页 |
| 第五章 考虑串扰的定时分析在 EDA 软件中的集成 | 第41-62页 |
| ·ICExplorer 工具介绍 | 第41-42页 |
| ·平台搭建 | 第42-45页 |
| ·服务器端 | 第42-44页 |
| ·PC 端 | 第44-45页 |
| ·系统流程 | 第45-48页 |
| ·静态定时分析 | 第48-56页 |
| ·动态定时分析 | 第56-58页 |
| ·实验结果 | 第58-61页 |
| ·静态定时分析 | 第58-59页 |
| ·动态定时分析 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 第六章 总结与展望 | 第62-64页 |
| ·本文总结 | 第62-63页 |
| ·下一步工作 | 第63-64页 |
| 参考文献 | 第64-68页 |
| 致谢 | 第68-69页 |
| 附录 A (攻读硕士学位期间参与的科研项目与研究成果) | 第69页 |